Data de Entrega: ELT1A, ELT1B: 30/Setembro ELT1C: 01/Outubro (as AF serão neste
mesmo dia)
A 0 1 0 1 0 1 0 1
B 0 0 1 1 0 0 1 1
C 0 0 0 0 1 1 1 1
L 1 1 1 0 0 1 0 1
A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1
B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1
C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1
D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1
L 1 1 1 0 0 1 0 1 0 0 0 1 1 1 0 0
15) Faça um diagrama lógico utilizando portas para um demultiplexador 1 x 8 com
inversão e habilitação ativa em nível baixo.
16) Faça um diagrama lógico para um demultiplexador 1 x 8 com inversão com
habilitação ativa em nível baixo utilizando o 74138.
16) Faça um diagrama lógico para um demultiplexador 1 x 8 sem inversão com
habilitação ativa em nível baixo utilizando o 74138.
17) Faça um diagrama lógico para um demultiplexador 1 x 16 sem inversão com
habilitação ativa em nível baixo utilizando o 74138.
18) Faça um diagrama lógico para um demultiplexador 1 x 32 sem inversão com
habilitação ativa em nível baixo utilizando o 74138.
19) Desenhe um circuito lógico de um decodificador BCD / 7 segmentos com as
seguintes características:
• Tenha 3 dígitos;
• Tenha uma chave T que quando acionada efetue o teste dos displays;
• Tenha uma chave X que em uma posição faça o apagamento de todos os
zeros à esquerda (inclusive o menos significativo) e em outra posição faça
o apagamento dos zeros à esquerda, mas não o menos significativo;
• Utilize como decodificador o 74LS47.