Anda di halaman 1dari 10

INF-MCU

1
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 1 de 10

Informe de la práctica de laboratorio N°1:


“Amplificador multietapa con etapa de
potencia”
Yorman Mendoza – 1160949
Adonis Durán – 1160819
 e) Punto terminal de -3dB de baja frecuencia menor o
igual a 40Hz (fL≤40Hz).
INTRODUCCIÓN

E L propósito de un amplificador de potencia es


proporcionar la máxima potencia a la carga sin distorsión
alguna y con el máximo rendimiento. Para realizar esto, es
f) Punto terminal de -3dB de alta frecuencia mayor o
igual 50Khz (fh≥50KHz).
g) Respuesta en la banda de paso máximamente plana.
necesario adecuar la señal de entrada mediante un
h) El amplificador debe estar compensado con respecto
preamplificador conectado a la etapa de potencia; en la a variaciones de temperatura.
primera practica de laboratorio se requiere llevar a cabo este i) Fuentes de alimentación de ± 10v. (máximo)
tipo de diseño; un amplificador multietapa discreto que reciba
a su entrada una pequeña señal, la preamplifique y la adecue
para poder generar una señal que se entregue con la máxima III. HERRAMIENTAS UTILIZADAS
excursión posible a una carga, en este caso de 10 Ω y que
cumpla además con ciertos parámetros exigidos, los resultados
Herramienta de simulación ORCAD PSPICE 10.3 ,
del diseño serán comprobados mediante su respectiva
Protoboard, Fuente de voltaje Regulada (±10 𝑉), Generador
simulación en OrCad Ps-Pice y su posterior implementación. de señal con su respectiva punta de prueba (0-10 Mhz),
Osciloscopio con sus respectivas puntas de prueba (0-
I. OBJETIVOS 200Mhz), Multímetro Digital (500V / 10 A /10 Mhz ),
 Diseñar un amplificador multietapa discreto teniendo Transistores 2N2222, TIP 41C, TIP 42C, Diodos 1N4001,
en cuenta los requerimientos exigidos. Resistencias ½ W, 5 W, Condensadores, Pinzas, Pelacables,
 Realizar la simulacion el circuito diseñado en OrCad cables.
para la respuesta temporal y frecuencial.
 Implementar el diseño y confrontar los resultados IV. DESARROLLO DE LA PRÁCTICA
obtenidos.
Para satisfacer las características exigidas se opta por
II. PLANTEAMIENTO DEL PROBLEMA diseñar cuatro etapas inversoras, una etapa seguidora y la
etapa de potencia. En la figura 1 se observa el diagrama de
El amplificador a diseñar debe poseer las siguientes bloques del amplificador. La etapa seguidora se elige para
características: acoplar la etapa de potencia de baja impedancia de entrada
con la última inversora de alta impedancia de salida; la
a) Ganancia de voltaje mayor o igual a 200 ± 5%. etapa de potencia se considera la clase AB como la más
(Medido a 20 kHz). viable ya que es la más eficiente. Se diseñan cuatro etapas
b) Manejo de señal a la salida: 12 V pico a pico. inversoras para que trabajen con una mínima potencia sin
(Medido a 20 kHz). sufrir alteraciones por calor.
c) Resistencia de entrada mayor o igual 100KΩ.
d) Resistencia de salida igual a 10Ω.
INF-MCU
2
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 2 de 10

2 ∗ 𝑉𝐶𝐶 𝑍𝐼 = 7.02 𝐾Ω
𝐼𝐶𝑄 = = 26 𝑚𝐴
𝑅𝐶𝐴 + 𝑅𝐷𝐶
𝑉𝐶𝐸 = 6.6 𝑉 𝐴𝑉5 = 0.996

Figura 1. Diagrama de bloques.

DISEÑO

Como es habitual, el diseño se realiza de derecha a


izquierda del diagrama.

 Etapa de Potencia

Para esta etapa se decide utilizar la configuración de la


figura 2 ya que esta permite mantener la ganancia de las
etapas anteriores asegurando que se cumplan las
características requeridas.
Figura 3. Amplificador CC 5 Etapa

 4 Etapa: Amplificador EC

Para esta etapa se supondrá una corriente Ic en la primera


etapa de 0.1 mA, lo suficientemente pequeña para lograr una
impedancia de entrada mayor a 100 𝐾Ω. Incrementando las
corrientes de colector en un factor de 4 [1], se tiene:

𝐵 = 269 Valor Comercial = 1.3 KΩ

𝑉𝐶𝐶 = 10 𝑉 𝑅𝐸 = 258.2 Ω

𝑉𝐸𝐸 = −10 𝑉 Valor Comercial = 270 Ω

𝐴𝑉4 = −4.17 𝑅1 = 54.5 𝐾Ω


Figura 2. Amplificador clase A
𝑅𝐿 = 7.02 𝐾Ω Valor Comercial = 56 K Ω
 5 Etapa: Amplificador CC
𝐼𝐶 = 6.5 𝑚𝐴 𝑅2 = 8 𝐾Ω
Como la impedancia de la etapa de potencia es muy baja, se
opta por elegir una resistencia de carga de tal forma que 𝑉𝐶𝐸 = 8.8 𝑉 Valor Comercial = 8.2 K Ω
produzca una disipación regulada de potencia en el transistor;
para lograr máxima excursión son necesarias las dos fuentes. 𝑅𝐶 = 1.38 𝐾 𝑍𝐼 = 6.52 𝐾Ω
Todas las ecuaciones necesarias para los cálculos se verán en
el Anexo A. ECUACIONES.

𝐵 = 164 𝑅1 = 10.8 K Ω

𝑉𝐶𝐶 = 10 𝑉 Valor Comercial = 11 K Ω

𝑉𝐸𝐸 = −10 𝑉 𝑅2 = 36.1 K Ω

𝑅𝐸 = 𝑅𝐿 = 510 Ω Valor Comercial = 36 K Ω


INF-MCU
3
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 3 de 10

 2 Etapa: Amplificador EC

Las últimas dos etapas solo es necesario polarizarlas con


VCC ya que no requieren un voltaje de salida considerable.

𝐵 = 250 𝑅𝐸 = 1.8 𝐾Ω

𝑉𝐶𝐶 = 10 𝑉 Valor Comercial = 1.8 KΩ

𝐴𝑉2 = −4.17 𝑅1 = 301.6 𝐾Ω

𝑅𝐿 = 19.5 𝐾Ω Valor Comercial = 300 K Ω

Figura 4. Amplificador EC 4 Etapa 𝐼𝐶 = 0.4 𝑚𝐴 𝑅2 = 52.9 𝐾Ω

 3 Etapa: Amplificador EC 𝑉𝐶𝐸 = 3.84 𝑉 Valor Comercial = 53 K Ω

Para esta etapa se sigue el mismo procedimiento que la 𝑅𝐶 = 13.4 𝐾Ω 𝑍𝐼 = 41 𝐾Ω


anterior.
Valor Comercial = 13 KΩ
𝐵 = 262 Valor Comercial = 7.5 KΩ

𝑉𝐶𝐶 = 10 𝑉 𝑅𝐸 = 816 Ω

𝑉𝐸𝐸 = −10 𝑉 Valor Comercial = 820 Ω

𝐴𝑉3 = −4.17 𝑅1 = 200 𝐾Ω

𝑅𝐿 = 6.52 𝐾Ω Valor Comercial = 200 K Ω

𝐼𝐶 = 1.6 𝑚𝐴 𝑅2 = 23.9 𝐾Ω

𝑉𝐶𝐸 = 6.87 𝑉 Valor Comercial = 24 K Ω

𝑅𝐶 = 7.41 𝐾Ω 𝑍𝐼 = 19.5 𝐾Ω Figura 6. Amplificador EC 2 Etapa

 1 Etapa: Amplificador EC

𝐵 = 226 𝑅𝐸 = 5.6 𝐾Ω

𝑉𝐶𝐶 = 10 𝑉 Valor Comercial = 5.6 KΩ

𝐴𝑉1 = −4.17 𝑅1 = 965 𝐾Ω

𝑅𝐿 = 41 𝐾Ω Valor Comercial = 966 K Ω

𝐼𝐶 = 0.1 𝑚𝐴 𝑅2 = 147 𝐾Ω

Figura 5. Amplificador EC 3 Etapa 𝑉𝐶𝐸 = 3 𝑉 Valor Comercial = 150 K Ω


INF-MCU
4
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 4 de 10

𝑅𝐶 = 63.6 𝐾Ω 𝑍𝐼 = 118 𝐾Ω 𝑽𝑪𝑬𝟓 6.6 V 6.8 V 6.7 V


𝑰𝑪𝟓 26.1 mA 26 mA 25.8 mA
Valor Comercial = 62 KΩ 𝑨𝑽𝑻 300 301 307
𝒁𝑰 118 KΩ 118 KΩ 120K

V. CONCLUSIONES

La opción más acertada para hacer el diseño de la etapa de


potencia era el clase AB pero este presentaba una disminución
de aproximadamente el 30% de la ganancia por lo que se debía
hacer una configuración añadida para aumentarla. Por esta
razón se optó por un clase A ya que es mucho más simple y
garantizaba la misma ganancia.

Para ganancias altas es necesario implementar etapas con


condensador en la resistencia de emisor y el diseño se hace
más complejo, por lo que la opción más sencilla es utilizar
Figura 7. Amplificador EC 1 Etapa varias etapas con ganancias pequeñas además de ser un
circuito más estable.

La ganancia total obtenida es: Se debe tener en cuenta que por lo general la corriente de
colector del último amplificador (anterior al de potencia) es
𝐴𝑉𝑇 = 𝐴𝑉1 ∗ 𝐴𝑉2 ∗ 𝐴𝑉3 ∗ 𝐴𝑉4 ∗ 𝐴𝑉5 ∗ 𝐴𝑉6 moderadamente grande por lo que según esta se debe elegir un
𝐴𝑉𝑇 = (−4.17)4 ∗ 0.996 ∗ 0.996 = 300 transistor capaz de disipar un poco más de potencia.

De acuerdo con la característica del 5%, 285 ≤ 𝐴𝑉 ≤ 315 Para lograr un nivel de exactitud en el diseño sin perdidas
de ganancia fue necesario utilizar el modelo no aproximado y
SIMULACIÓN resolver las ecuaciones mediante Matlab. Al momento de
implementar el circuito fue necesario sumar resistencias
Los resultados de la simulación en OrCad Ps-Pice se comerciales para aproximarse el valor teórico.
mostrarán en el Anexo B. SIMULACIÓN.
Al utilizar un amplificador clase A es necesario saber la
IMPLEMENTACIÓN cantidad de potencia disipada por la resistencia de carga para
que al implementarla se elija la adecuada y esta no se
Los resultados de la implementación se mostrarán en el sobrecaliente y se dañe.
Anexo C. IMPLEMENTACIÓN.

RESULTADOS REFERENCIAS

Tabla 1. Comparación de resultados


Teórico Simulación Implementación [1] Diseño Electronico, 3ª Edición - C. J. Savant. Prentice-
Hall.
𝑽𝑪𝑬𝟏 3V 2.87 V 2.9 V [2] Circuitos Microelectrónicos, 4ta Edición – Adel S. Sedra &
𝑰𝑪𝟏 0.1 mA 0.1 mA 0.1 mA Kenneth C. Smith. Oxford University Press.
𝑽𝑪𝑬𝟐 3.8 V 4.3 V 4.1 V [3] Electrónica, 2da Edición – Allan R. Hambley. Prentice-
Hall.
𝑰𝑪𝟐 0.4 mA 0.38 mA 0.4 mA
[4] Guia de Laboratorio Electronica III, Ing. Jose Alejo
𝑽𝑪𝑬𝟑 6.8 V 7.4 V 7.2 V Rangel Rolón.
𝑰𝑪𝟑 1.6 mA 1.5 mA 1.54 mA [5] 2N2222 Transistor Datasheet. Central Semiconductor
𝑽𝑪𝑬𝟒 8.8 V 6.2 V 6.5 V Corp.
[6] Tip 41 Series Transistor Datasheet. Fairchild
𝑰𝑪𝟒 6.5 mA 6 mA 6.2 mA Semiconductor.
INF-MCU
5
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 5 de 10

[7] Tip 42 Series Transistor Datasheet. Fairchild


Semiconductor.
INF-MCU
6
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 6 de 10

ANEXO A. ECUACIONES

𝑉𝜋 𝛽𝑉𝑇 Emisor Común


𝑅𝜋 = =
𝐼𝐵 𝐼𝐶𝑄
𝛽(𝑅𝐶 ||𝑅𝐿 )
𝐴𝑉 = −
𝐼𝐶𝑄 𝛽 (𝑅𝜋 + 𝑅𝐸 (𝛽 + 1))
𝑔𝑚 = =
𝑉𝑇 𝑅𝜋
𝑍𝐼 = 𝑅𝑇𝐻 ||(𝑅𝜋 + 𝑅𝐸 (𝛽 + 1))
𝐼𝐶 = 𝛽𝐼𝐵
𝑅𝐶𝐴 = (𝑅𝐶 ||𝑅𝐿 ) + 𝑅𝐸
𝐼𝐸 = 𝐼𝐵 (𝛽 + 1)
𝑅𝐷𝐶 = 𝑅𝐶 + 𝑅𝐸
𝑅𝑇𝐻 = 0.1𝛽𝑅𝐸
Colector Común
𝑅1 𝑅2
𝑅𝑇𝐻 = 𝑅𝐸 = 𝑅𝐿
𝑅1 + 𝑅2

𝑉𝐶𝐶 𝑅2 𝑅𝑇𝐻𝐼𝐶 𝑍𝐼 = 𝑅𝑇𝐻 ||(𝑅𝜋 + 𝑅𝑃 (𝛽 + 1))


𝑉𝑇𝐻 = =( ) + 0.7 + 𝐼𝐸 𝑅𝐸
𝑅1 + 𝑅2 𝐵
1 1 −1
𝑉𝐶𝐶 𝑅𝑇𝐻 𝑍𝑂 = (𝑔𝑚 + + )
𝑅𝜋 𝑅𝑃
𝑅1 =
𝑉𝑇𝐻
(𝛽 + 1)𝑅𝑝
𝑅𝑇𝐻 𝐴𝑉 =
𝑅2 = (𝑅𝜋 + 𝑅𝑝 (𝛽 + 1))
𝑉
1 − ( 𝑇𝐻 )
𝑉𝐶𝐶
𝑅𝐶𝐴 = 𝑅𝐸 ||𝑅𝐿 = 𝑅𝑃
Máxima excursión simétrica
𝑅𝐷𝐶 = 2𝑅𝑃
𝑉𝐶𝐶
𝐼𝐶𝑄 =
𝑅𝐶𝐴 + 𝑅𝐷𝐶
INF-MCU
7
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 7 de 10

ANEXO B. SIMULACIÓN

Figura 8. Amplificador Multietapa con etapa de Potencia

Figura 9. Análisis en el dominio del tiempo para la señal de salida

Figura 10. Ganancia del Amplificador para frecuencias superior e inferior


INF-MCU
8
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 8 de 10

Figura 11. Impedancia de entrada

Figura 12. Voltajes y Corrientes de polarización


INF-MCU
9
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 9 de 10

ANEXO C. IMPLEMENTACIÓN

Figura 13. Circuito implementado en Protoboard

Figura 14. Señal de salida del amplificador


INF-MCU
10
UNIVERSIDAD FRANCISCO DE PAULA SANTANDER Versión: 1.0
PROGRAMA DE INGENIERÍA ELECTRÓNICA
ELECTRÓNICA III
Página: 10 de 10

Figura 15. Voltajes suministrados por la fuente DC

Anda mungkin juga menyukai