Anda di halaman 1dari 3

Daftar Isi

KATA PENGANTAR
Daftar Gambar
Daftar Tabel
1. PERCOBAAN 1: PARAMETER GERBANG LOGIKA
1.1 Tujuan
1.2 Alat dan Bahan
1.3 Langkah Percobaan
1.3.1 Percobaan 1A : Voltage Transfer Characteristic dan
Noise Margins dari IC 74LS04
1.3.2 Percobaan 1B : Mencari Nilai NML, dan NMH
1.3.3 Percobaan 1C : Delay Propagasi
1.3.4 Percobaan 1D : Verifikasi Fungsi Logika
1.3.5 Percobaan 1E : Rangkaian Kombinasi Sederhana
1.3.6 Percobaan 1F : Gerbang Logika NOR TTL
1.4 Data Percobaan
1.4.1 Percobaan 1C
1.4.2 Percobaan 1D
1.4.3 Percobaan 1E
1.4.4 Percobaan 1F
1.5 Pembahasan
1.5.1 Pembahasan 1C
1.5.2 Pembahasan 1D
1.5.3 Pembahasan 1E
1.5.4 Pembahasan 1F
1.6 Kesimpulan
1.6.1 Kesimpulan 1C
1.6.2 Kesimpulan 1D
1.6.3 Kesimpulan 1E
1.6.4 Kesimpulan 1F
1.7 Referensi

2. PERCOBAAN 2 : PENGENALAN DESAIN


MENGGUNAKAN FPGA
ii
2.1 Tujuan
2.2 Alat dan Bahan
2.3 Langkah Percobaan
2.3.1 Percobaan 2A : Mendesain Full Adder dengan
Skematik
2.3.2 Percobaan 2B : Mendesain Full Adder dengan
Pendekatan Bahasa VHDL
2.3.3 Percobaan 2C : Mendesain 4- Bit Ripple Carry
Adder dengan VHDL
2.3.4 Percobaan 2D : Mendesain 4- Bit Adder dengan
Skematik
2.3.5
2.4 Data Percobaan
2.4.1 Percobaan 2A
2.4.2 Percobaan 2B
2.4.3 Percobaan 2C
2.4.4 Percobaan 2D
2.5 Pembahasan
2.5.1 Pembahasan 2A
2.5.2 Pembahasan 2B
2.5.3 Pembahasan 2C
2.5.4 Pembahasan 2D
2.6 Kesimpulan
2.6.1 Kesimpulan 2A
2.6.2 Kesimpulan 2B
2.6.3 Kesimpulan 2C
2.6.4 Kesimpulan 2D
2.7 Referensi
3. PERCOBAAN 3 : RANGKAAIAN LOGIKA
KOMBINASIONAL
3.1 Tujuan
3.2 Alat dan Bahan
3.3 Langkah Percobaan
3.3.1 Percobaan 3A : Membuat Rangkaian Sederhana
3.3.2 Percobaan 3B : Membuat Rangkaian BCD
ii
3.3.3 Percobaan 3C : Merancang BCD 7SEG dengan
Level Abstraksi Behavioral
3.4 Data Percobaan
3.4.1 Percobaan 3A
3.4.2 Percobaan 3B
3.4.3 Percobaan 3C
3.5 Pembahasan
3.5.1 Pembahasan 3A
3.5.2 Pembahasan 3B
3.5.3 Pembahasan 3C
3.6 Kesimpulan
3.6.1 Kesimpulan 3A
3.6.2 Kesimpulan 3B
3.6.3 Kesimpulan 3C
3.7 Referensi
Daftar Pustaka
Biodata Penulis

ii