Ingeniería en Mecatrónica
Practica 2
Diseño de circuitos y mapas de Karnaugh.
2° unidad.
Introducción.
Para poder realizar un circuito lógico hay que tener en consideración algunos puntos
para que el circuito realmente cumpla con lo que se pida que realice. Algunas de
estos aspectos son:
Establecer los datos o condiciones de diseño.
Formar la correspondiente tabla de verdad, reflejando las condiciones que
debe satisfacer el circuito.
Obtener la función o funciones lógicas de salida, en expresión algebraica
como sumatoria de mini términos o producto de maxi términos.
Aplicar los métodos se simplificación para minimizar la complejidad
estructural del circuito.
Obtener la función o funciones de salida definitiva, resultante del proceso de
simplificación.
Construir el circuito con compuertas lógicas y/o a partir de sistemas combis
nacionales.
Una de las formas de poder realizar un circuito lógico teniendo una condición es con
la ayuda del mapa de Karnaugh.
Un mapa de Karnaugh (también conocido como tabla de Karnaugh o diagrama de
Veitch, abreviado como Mapa-K o Mapa-KV) es un diagrama utilizado para la
simplificación de funciones algebraicas Booleanas. El mapa de Karnaugh fue
inventado en 1950 por Maurice Karnaugh. Los mapas de Karnaugh reducen la
necesidad de hacer cálculos extensos para la simplificación de expresiones
booleanas, aprovechando la capacidad del cerebro humano para el reconocimiento
de patrones y otras formas de expresión analítica, permitiendo así identificar y
eliminar condiciones muy inmensas.
El mapa de Karnaugh consiste en una representación bidimensional de la tabla de
verdad de la función a simplificar. Puesto que la tabla de verdad de una función de
N variables posee 2N filas, el mapa K correspondiente debe poseer también
2N cuadrados.
Ventajas del mapa de karnaugh.
El mapa-k nos permite convertir la tabla de verdad de una ecuación booleana
en una forma SOP minimizada
Reglas básicas y sencillas para la simplificación.
La facilidad del método permite que sea más rápido y más eficiente que otras
técnicas de simplificación en el Álgebra de Boole.
Teniendo la tabla de verdad hecha para poder realizar el circuito, se toman los mini
términos y se colocan en el mapa de Karnaugh que no solo nos ayudó a realizar el
circuito, sino que también nos da el circuito de forma reducida y con esto es menor
número de compuertas utilizadas en el circuito.
A continuación se muestra el procedimiento con el mapa de karnaugh, para llegar a
la función final y armar el circuito
𝐹(𝐴, 𝐵, 𝐶, 𝐷) = ⅀(𝑚0 , 𝑚1 , 𝑚2 , 𝑚4 , 𝑚8 )
AB
CD 00 01 11 10
00 1 1 0 1
01 1 0 0 0
11 0 0 0 0
10 1 0 0 0
Teniendo el mapa se puede obtener la expresión que nos representa el circuito y la
ventaja al realizarlo en con el mapa es que, la expresión que nos da ya está en su
firma reducida. La expresión resultante fue:
𝑭 = 𝐴̅𝐵̅ 𝐶̅ + 𝐴̅𝐶̅ 𝐷
̅ + 𝐴̅𝐵̅ 𝐷
̅ + 𝐵̅ 𝐶̅ 𝐷
̅
AB
CD 00 01 11 10
00 1 1 1 1
01 0 0 0 0
11 0 0 0 0
10 1 1 1 1
Bibliografía.
https://kerchak.com/diseno-de-circuitos-logicos-combinacionales/
https://es.wikipedia.org/wiki/Mapa_de_Karnaugh