Anda di halaman 1dari 8

GARIS BESAR PROGRAM PEMBELAJARAN

(GBPP)

Nama Mata Kuliah : Rangkaian Logika


Kode mata kuliah :
Audience : Mahasiswa semester 1 teknik telekomunikasi.
SKS / Jam Perminggu : 2/3
Deskripsi singkat matakuliah : Mata kuliah ini membahas tentang rangkaian logika pada sistem teknik digital yang
banyak digunakan dalam rangkaian- rangkaian elektronika dan sistem telekomunikasi
modern saat ini.
Kompetensi umum : Mahasiswa mampu merancang rangkaian logika dan menggunakan komponen
rangkaian terintegrasi (IC) dalam sistem teknik digital.

No Kompetensi Pengalaman belajar Pokok Sub.Pokok Bahasan Metoda Media Evalusai Estimasi kePustakaan
khusus bahasan waktu
menjelaskan 1.1 Membedakan besaran Konsep 1.1 Pengertian Ceramah Papan Tanya 3 x 45 Ref 1 bab
1 konsep analog dan digital. dasar Kuantitas/besaran analog dan tulis jawab mnt 1,ref 2
dasar digital 1.2 Melakukan identifikasi sistem 1.2 Pengertian diskusi proyekt bab
(Sistem kesaran digital digital kuantitas/besaran digit or 1dan 2
Diskrit) 1.3 Menggambar keluaran 1.3 Pengertian pemrosesan
karakteristik pulsa sistem digital
digital . 1.4 Kelebihan pemrosesan
sistem digital
1.5 Prinsip transmisi serial
dan paralel
1.6 Representatif kuantitas
diskrit
1.7 Karakteristik dan
parameter pulsa analog
dan diskrit

2 Dapat meng Sistem 2.1 Simbol dan bobot posisi Ceramah Papan Tanya 6 x 45 Ref 4 bab 2,ef
konversi 2.1 mengerjakan konversi bilangan bilangan. , tulis jawab, mnt 6 bab 2
dan bilangan dan 2.2 Konversi antar bilangan diskusi proyekt Latihan,
mengoperasi 2.2 menyelesaikan operasi kode dasar. or kuis,tuga
kan bilangan aritmatik dalam sistem bilangan 2.3 Operasi penjumlahan s
dan bilangan dan kode. dasar dan pengurangan sistem
kode komplemen
bilangan 2.4 Kode bilangan BCD
dasar 2.5 Kode bilangan Gray
3 Dapat 3.1 Membedakan macam Rangkai 3.1 Gerbang logika dasar Ceramah Papan Tanya 9x45 mnt Ref 1 bab
mengimplem gerbang logika dasar an AND, OR, , tulis jawab, 3,ref 2 bab 1,
entasikan 3.2.Mengimplementasikan gerbang NOT : diskusi proyekt Latihan, ref 3 bab 2,
persamaan persamaan logika kedalam logika 3.1.1 Simbol gerbang or kuis,tuga ref 4 bab3,ref
logika ke rangkaian logika logika dasar. s 5 bab 3,ref 6
rangkaian 3.3 Menuliskan persamaan 3.1.2 Rangkaian bab 3
logika atau logika dari rangkaian elektrikal logika
sebaliknya. logika 3.1.3 Tabel kebenaran.
Mengimple 3.4 Membuat table 3.1.4 Persamaan Logika
mentasikan kebenaran dair gerbang 3.1.5 Respon output
komponen dan rangkaian logika. gerbang terhadap
rangkaian 3.5 Mengimplementasikan pulsa biner.
terintegrasi komponen rangkaian 3.2 Implementasi
terintegrasi. rangkaian logika ke
persamaan logika
3.3Implementasi persamaan
logika ke
rangkaian logika.
3.3 Komponen-komponen
rangkaian
Terintegrasi (IC)type
7404,7408,
7432.
3.4.1 Konfigurasi
pin.
3.4.2 Fungsi pin.
3.5 Gerbang EXOR dan
EXNOR
3.6 Simbol Gerbang
3.7 Tabel Kebenaran
3.8 Persamaan Logika
3.9. Komponen Rangkaian
integrasi (IC) type 7486
3.9 Konfigurasi pin
3.10 Fungsi pin
3.11 Standart symbol
logika IEEE/ANSI

4 Dapat 4.1 Latihan Teorema 4.1 Bentuk dasar teorema Ceramah Papan Tanya 6x45 mnt Ref 1 bab
menggunaka menyederhanakan Aljabar aljabar Boolean , tulis jawab, 3dan 4,4
n teorema persaman logika. logika 4.2 Pembuktian teorema diskusi proyekt Latihan, bab2,ref 5
aljabar 4.2 Membuktikan keluaran aljabar Boolean or kuis,tuga bab 2,ref 6
Boolean dan penyederhanaan dengan rangkaian s bab 2
De-Morgan persamaan logika .
untuk 4.3 Pemakaian teorema
menyederha aljabar Boolean
nakan untuk
rangkaian menyederhanakan
logika, rangkaian logika.
4.3 Bentuk dasar teorema
De Morgan
4.4 Pembuktian teorema
De-Morgan dengan
rangkaian logika.
4.5 Pemakaian teorema
De-Morgan untuk
menyederhanakan
rangkaian logika.

5 Dapat 5.1 mengidentifikasi Gerbang 5.1. Pengertian gerbang Ceramah Papan Tanya 6x45 mnt Ref 1 bab
Menerapkan gerbang universal dan universa universal. , tulis jawab, 3,ref 4 bab 3
dan gerbang exlusive l dan 5.2. Pembuktian gerbang diskusi proyekt Latihan,
membuktika 5.2 membuktikan gerbang gerbang NAND dan NOR or kuis,tuga
n serta
Nand dan Nor sebagai ekslusiv sebagai gerbang s
menggunaka gerbang universal e universal
n gerbang5.3 Menggunakan gerbang 5.3. Pemakaian gerbang
universal universal dan exlusive universal pada
dan pada persamaan logika persamaan logika.
exclusive 5.4 Mengidentifikasi
komponen rangkaian
universal terintegrasi
6 Dapat 1.1 Mengidentifikasi Penyeles 6.1 Metoda SOP & POS : Ceramah Papan Tanya 9x45 mnt Ref 4 bab 4
merancang permintaan atau aian 6.1.1 persamaan , tulis jawab, Ref 5 bab 3
dan pesanan peranca rangkaian logika diskusi proyekt Latihan, Ref 6 bab 3
menggunaka rangkaian logika ngan dari tabel or kuis,tuga
n rangkaian sesuai dan kebenaran s
kombinatori kebutuhan Persama bentuk SOP.
al 1.2 Mengimplementas an 6.1.2 Prinsip
ikan prosedure rangkai penyederhanaan
perancangan an dengan SOP
1.3 Meyederhanakan kombina 6.1.3 Persamaan
dengan teori to rangkaian logika
aljabar maupun rial dari tabel
metoda K-Map kebenaran
bentuk POS
6.1.4 Prinsip
penyederhanaan
dengan POS
6.2 Metoda K-MAP
6.21 Bentuk dasar
Tabel K-map
6.2.2 Menentukan
jumlah dan
bentuk
variable pada
tabel K-map
6.2.3 Persamaan
rangkaian logika
dari tabel K-map
bentuk SOP dan
POS
6.2.4 Prinsip
penyederhanaan
bentuk persamaan
SOP dan POS
dengan tabel K-
map.
7 UTS 2x45 mnt

8 Mengenal 8.1 mengidentifikasi Rangkai 8.1 Rangkaian half adder dan Ceramah Papan Tanya 7x45 mnt Ref 1 bab
dan rangkaian logika adder an full adder (FA) , tulis jawab, 5,ref 2 bab 4,
mengerti dan subtraktor dan Aritmati 8.2 Rangkaian penjumlahan diskusi proyekt Latihan, ref 3 bab 4,
rangkaian pembanding ka parallel or kuis,tuga ref 4 bab 6,ref
aritmatika 8.2 mengimplementasi 8.3 Rangkaian penjumlahan s 5 bab 3,ref 6
pada sistem operasi arithmatik kode BCD bab 5
digital dalam rangkaian adder 8.4 Rangkaian half
dan subtraktor substraction (HS) dan full
8.3 merancang kalkulator substraction (FS)
sederhana. 8.5 Rangkaian pembanding
(Comparator)

9 Dapat 9.1 Merancang rangkaian Rangkai 9.1 Definisi deorder dan Ceramah Papan Tanya 7x45 Ref 1 bab
merangkai decoder sesuai an encoder , tulis jawab, mnt 6,ref 2 bab 4,
decoder dan kebutuhan pengola 9.1.1 Rangkaian BCD diskusi proyekt Latihan, ref 3 bab 4,
encoder dan 9.2 Merancang rangkaian h data to 7 segment or kuis,tuga ref 4 bab 6,ref
menggunaka encoder sesuai Decoder, decoder s 5 bab 3,ref 6
n pada kebutuhan Encoder, 9.1.2 Rangkaian bab 5.
beberapa 9.3 Merancang rangkaian Mux,da encoder desimal
rangkaian multiplexer sesuai n ke BCD
pengolah kebutuhan Demux 9.1.3 Pemakaian IC
data 9.4 Merancang rangkaian TTL 7445
demultiplexer sesuai &7747
kebutuhan 9.1.4 Standart symbol
logika
9.5 Menggunakan IEE/ANSI
rangkaian 7 segment 9.2 Definisi Multiplexer
pada keluaran decoder Mux) demultiplayer
9.6 Penerapan IC decoder (Demux)
dan encoder pada 9.2.1 Rangkaian
perancangan sistem Mux-n
rangkaianlogika. 9.2.2 Rangkaian
demux n-
chanel
9.2.3 Pemakaian Mux
dan Demux
9.2.4 IC TTL
74138 &
74139
9.2.5 Standart symbol
logika
IEEE/ANSI

10 FINAL TES 2x45 mnt

Referensi :

1. Indri Neforawati,Modul Pengantar Rangkaian Logika, DIPA Tahun Anggaran 2006 Politeknik Negeri Jakarta.
2. Tocci Ronald J, Digital System Principles And Aplication, Prentice-Hall EnglewoodClift, New Jersey, 1995.
3. Kershaw. John D., Digital Electronics Logic and System, PWS-Kent Publishing Company, 1983.
4. Tokheim.L, Digital Electronics, Prentice-Hall EnglewoodClift, New Jersey, 1998.
5. Lee. Samuel.C, Digital Design, PWS-Kent Publishing Company, 2000.
6. D. D. Gajski, Principles of Digital Design, Prentice Hall, 1997
7. Mano .Moris, Digital Design, Prentice Hall, 1997
Masa kuliah 20 minggu dengan perincian :

17 kali pertemuan ( minggu) @ 3X45 MENIT

1 minggu adalah minggu tenang

1 minggu adalah UTS

1 minggu adalah UAS