Anda di halaman 1dari 2

Facultad de Ingeniería Mecánica y Eléctrica

Escuela de Ingeniería Electrónica

2do. EXAMEN PARCIAL


SEMESTRE 2018 - I

Curso : Sistemas Digitales II


Profesor : Ing. Raúl Hinojosa Sánchez

SECCION VII EE SALON 1


1. Hallar el CODIGO Y EL MAPA de fusibles para un PLD de tipo G22V10 para el
siguiente enunciado:
Se desea diseñar un circuito en un PLD que reciba dos números XY de 2 bits
cada uno ( X1,X2, Y1,Y2), que detecta cuando X e Y son iguales.

2. Diseñar empleando VHDL un código que permita simular el siguiente circuito,


considerar A(MSB) Y D(LSB)
a. Dar la tabla de verdad
b. Graficar las ondas que se generan en el simulador. COMPARAR LA TABLA DE
VERDAD Y LAS ONDAS

3. Hallar el circuito del siguiente programa en VHDL, demuestre con una tabla de
verdad el funcionamiento. X1 (MSB)

f <= (NOT x1 AND NOT x2 AND x3 AND NOT x4) OR


(NOT x1 AND NOT x2 AND x3 AND x4) OR
(x1 AND NOT x2 AND NOT x3 AND x4) OR
(x1 AND NOT x2 AND x3 AND NOT x4) OR
(x1 AND NOT x2 AND x3 AND x4) OR
(x1 AND x2 AND NOT x3 AND x4)
4. Diseñar un código en VHDL de 5 bits de salida para que genere una cuenta de
números pares en forma descendente.

FORMA DE ENTREGA.

1. EN UNA HOJA DAR EL PROCEDIMIENTO QUE HA EMPLEADO.


2. CADA EJERCICIO DEBERA DE TENER SU PROCEDIMIENTO EN LOS
PROGRAMAS RESPECTIVOS (WINCUPL O QUARTUS)

3. EL EXAMEN SE PRESENTARA CON 05 ALUMNOS POR GRUPO COMO MAXIMO.

4. ENTREGAR EL ARCHIVO DEL EXAMEN EN UN CD

FECHA UNICA DE PRESENTACION: VIERNES 10 DE 8 A 9AM. UNICA FECHA


TODOS LOS ALUMNOS DEBERAN DE ESTAR PRESENTES PARA LA FIRMA DEL
ACTA.

Anda mungkin juga menyukai