Franklin Danilo Sagñay YèpezYépez, Ramiro Johao Benavidez EncaladaNombre del Segundo Autor,
Nombre del Tercer Autor, etc.
Departamento ...,Facultad de Ingenierìa ElèctricaElétrica y ElectrònicaEletrônica
Universidad …Escuela PolitècnicaPolitécnica Nacional
ramiro.benavides@epn.edu.ec , franklin.sagnay@epn.edu.ec
I. INFORME algebricamente de tal Se debe marcar los columnas
forma que se obtenga terminos que fueron (miniterminos) con
combinados. el menor numero de
1. Investigue acerca filas posible.
del método de d) Se repite el paso 3
simplificación de hasta que no se
Quine – Mc Ejemplo 2 del paso 1 pueda combinar
Cluskey. Analice ningun elemento de
las ventajas y cada grupo
b) Listar como
desventajas de la numeros binarios contiguo.
utilización de este e) Una vez que ya no
cada uno de los
método en el terminos implicados se tienen elementos
diseño de circuitos que combinar se
en la expresion
digitales algebrica para obtienen los
combinacionales. implicantes
posteriormente
agruparlos en base primarios que
Es un método útil para surgen de los
al numero de bits
minimizar expresiones que se tiene cada temrinos no
algébricas que describen marcados.
uno de ellos.
circuitos lógicos Figura 7, paso 7
electrónicos. Este
método es tabular y los implicantes que cumplen
gráfico por lo que se con los criterios
puede tener un anteriores son:
algoritmo que permita la
obtención de
expresiones algébricas
minimizadas del circuito
en cuestión. Figura 5, paso 5
Grup m A B
1-2 8-9 1 0
2-3 6-7 0 1 Figura 10. Salida Y , III. RECOMENDACIO
Logisim NES
X= (-A)*B*C + A*(-B)*(-C)
+ A*(-B)*(-C)*D = Se deberá mostrar de - Se recomienda tener
a+b+c manera expresa los a disposición la
pasos necesarios para configuraciones de
X = (-A)*B*C + A*(-B)*(- la obtención de las los pines puesto que
C) funciones lógicas de se necesita para
salida. saber cuáles puertas
Tabla 2. Resolución de X por el son entradas y
método cuales son salidas
II. CONCLUSIONES
PARA Y
- Se recomienda
- Se logró concluir utilizar de switchs
Grup M A B que el uso del mapa ya que al utilizar el
1 4 0 1 de Karnaugh pulsador no
2 3 0 0 facilita en gran podemos tener en
2 5 0 1 mayoría la claro en quequé tipo
2 9 1 0 operaciones de función estestá
bouleanadas que mostrándonos los
exppresanexestro resultados nuestro
Gru m A B circuito, pero si este FPGA
p es muy grande es
1-2 4-5 0 1 sugeriblesugerirle
ul método me Quine - Tener en cuenta que
McClawsky debido siempre antes de
Y= (-A)*B*C + A*(-B)*(- a que es muy probar es bueno
C)*D + (-A)*(-B)*C*D mecanicomecánico simular los circuitos
b) Obtener el circuito y no requierer un diseñados para
correspondiente a la amplia evitar
mínima de estas visualización de inconvenientes y
expresiones usando circuitos para desastres.
solo compuertas formar la expresión
NAND.