Anda di halaman 1dari 3

DISEÑO DE CIRCUITOS COMBINACIONALES

Franklin Danilo Sagñay YèpezYépez, Ramiro Johao Benavidez EncaladaNombre del Segundo Autor,
Nombre del Tercer Autor, etc.
Departamento ...,Facultad de Ingenierìa ElèctricaElétrica y ElectrònicaEletrônica
Universidad …Escuela PolitècnicaPolitécnica Nacional

ramiro.benavides@epn.edu.ec , franklin.sagnay@epn.edu.ec
I. INFORME algebricamente de tal Se debe marcar los columnas
forma que se obtenga terminos que fueron (miniterminos) con
combinados. el menor numero de
1. Investigue acerca filas posible.
del método de d) Se repite el paso 3
simplificación de hasta que no se
Quine – Mc Ejemplo 2 del paso 1 pueda combinar
Cluskey. Analice ningun elemento de
las ventajas y cada grupo
b) Listar como
desventajas de la numeros binarios contiguo.
utilización de este e) Una vez que ya no
cada uno de los
método en el terminos implicados se tienen elementos
diseño de circuitos que combinar se
en la expresion
digitales algebrica para obtienen los
combinacionales. implicantes
posteriormente
agruparlos en base primarios que
Es un método útil para surgen de los
al numero de bits
minimizar expresiones que se tiene cada temrinos no
algébricas que describen marcados.
uno de ellos.
circuitos lógicos Figura 7, paso 7
electrónicos. Este
método es tabular y los implicantes que cumplen
gráfico por lo que se con los criterios
puede tener un anteriores son:
algoritmo que permita la
obtención de
expresiones algébricas
minimizadas del circuito
en cuestión. Figura 5, paso 5

PASOS: Los guiones indican la Figura 8, paso 7


ausencia de la variable,
a) Identificar cada uno por lo tanto no se lista. Por lo tanto el resultado
de los mini Notese que la expresion ahora si minimo estaria
Figura 3, paso 2 dado por:
términos implicados no es la misma por lo
en la expresión c) Una vez tanto se recurre a la
algébrica o bien en identificados los parte gràfica del
la tabla de verdad. grupos, se deben metodo.
Figura 9, resultado
combinar los
terminos entre f) Se listan los
grupos contiguos. implicantes primos
Es decir el grupo 0 obtenidos en forma
de filas en una tabla 2. Diseñar un circuito
con el grupo 1, el 1 combinacional
con el 2, etc. De tal y cuyas columnas
corresponden a cada usando el método
forma que se Quine – Mc
marque con un uno de los
productos de sumas Cluskey que
guion solo el bit que cumpla con la
difiera de 1 a 0 o que conforman a la
expresion siguiente tarea: Se
viseversa pretende diseñar
algebricas.
un circuito
combinacional que
tenga como
entrada un dígito
BCD natural y
como salida la
parte entera del
cociente de su
Figura 4, paso 3 división para 3. Se
Ejemplo paso 1 pide:
Notese que los grupos han Figura 6, paso 6
En el caso de que la cambiado en la cantidad a) Expresar las funciones
exprecion algebrica no de elementos que cada g) Se elijen los mínimas de salida
se muestre como suma uno contiene en base a implicantes primos como suma de
de productos debera ser los unos que permaneces de tal forma que se productos y como
manipulada tras la primera iteracion. cubran todas las productos de sumas.
buleanabuena del
Los números BCD naturales circuito
son aquellos que en IV. REFERENCIAS
BCD y en número - Al trabajar con con
binario son iguales, los Fpga se debe [1] R. Tocci, «Metodo de Quine McC
como del 0-9. tomar en cuenta que digitales, principios y aplicacion
Además, al dividir para 3 el en su gran mayoría
número debe ser entero. se encuentran con
una función lógica
A B C D X inversa así que
Mo 0 0 0 0 0 debemos tener
M1 0 0 0 1 0 cuidado de la
M2 0 0 1 0 0 conjetura a la que se
M3 0 0 1 1 0 Figura 9. Salida X, Logisim llegue
M4 0 1 0 0 0
M5 0 1 0 1 0
M6 0 1 1 0 1 - Tener en cuenta que
M7 0 1 1 1 1 al usar este método
es necesario
M8 1 0 0 0 1
agrupar a los
M9 1 0 0 1 1
Tabla 1. Diseño
términos en su
máxima expresión,
para que con esto se
M A B C D pueda encontrar la
8 1 0 0 0 mínima función.
6 0 1 1 0
9 1 0 0 1
7 0 1 1 1

Grup m A B
1-2 8-9 1 0
2-3 6-7 0 1 Figura 10. Salida Y , III. RECOMENDACIO
Logisim NES

X= (-A)*B*C + A*(-B)*(-C)
+ A*(-B)*(-C)*D = Se deberá mostrar de - Se recomienda tener
a+b+c manera expresa los a disposición la
pasos necesarios para configuraciones de
X = (-A)*B*C + A*(-B)*(- la obtención de las los pines puesto que
C) funciones lógicas de se necesita para
salida. saber cuáles puertas
Tabla 2. Resolución de X por el son entradas y
método cuales son salidas
II. CONCLUSIONES
PARA Y
- Se recomienda
- Se logró concluir utilizar de switchs
Grup M A B que el uso del mapa ya que al utilizar el
1 4 0 1 de Karnaugh pulsador no
2 3 0 0 facilita en gran podemos tener en
2 5 0 1 mayoría la claro en quequé tipo
2 9 1 0 operaciones de función estestá
bouleanadas que mostrándonos los
exppresanexestro resultados nuestro
Gru m A B circuito, pero si este FPGA
p es muy grande es
1-2 4-5 0 1 sugeriblesugerirle
ul método me Quine - Tener en cuenta que
McClawsky debido siempre antes de
Y= (-A)*B*C + A*(-B)*(- a que es muy probar es bueno
C)*D + (-A)*(-B)*C*D mecanicomecánico simular los circuitos
b) Obtener el circuito y no requierer un diseñados para
correspondiente a la amplia evitar
mínima de estas visualización de inconvenientes y
expresiones usando circuitos para desastres.
solo compuertas formar la expresión
NAND.

Anda mungkin juga menyukai