Anda di halaman 1dari 8

UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR

CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

TELECOMUNICACIONES II

GUIA DE LABORATORIO 09

PARTE 1
TRAMA DE DATOS SONET

OBJETIVOS
a) Analizar los campos de una trama SONET en versión simplificada.
b) Analizar la multiplexación de señales PCM para su transmisión por redes de transporte.

MODULOS REQUERIDOS
BASICOS Oscilador de audio
AVANZADOS MUX SONET/SDH TIMS-STS-1

CONCEPTOS PREVIOS
Para la realización de este experimento es necesario conocer los fundamentos de la multiplexación
en el tiempo (TDM) de señales digitales y de las redes de transporte. Existen dos redes de
transporte ampliamente utilizadas a nivel mundial: el estándar SONET (Synchronous Optical
NETwork) y el estándar SDH (Synchronous Digital Hierarchy). TIMS dispone de varios módulos que
pueden modelar una red SONET – incluyendo el enlace de fibra óptica.

El primer paso en el proceso de multiplexación SONET consiste en la generación de la señal base o


de nivel más bajo. Esta señal base se denomina STS-1 (Synchronous Transport Signal – Level 1) y se
deriva a partir de canales de mensajes. En la práctica STS-1 trabaja a 51.84 Mbps, pero en los
módulos TIMS se trabaja solo a 500 Kbps.

En una trama STS-1 del estándar SONET real se multiplexan hasta 28 canales básicos. El MUX usado
en este experimento (MUX SONET/SDH TIMS-STS-1) acepta solo tres canales básicos.
Posteriormente se realizarán experimentos multiplexando tres señales TIMS-STS-1, a nivel de byte,
usando el módulo multiplexor MUX SONET/SDH TIMS-STS-3. El resultado es una ráfaga digital que
transporta nueve mensajes o canales básicos independientes.

Es importante que lea la información técnica del módulo MUX SONET/SDH TIMS-STS-1 en el manual
de usuario TIMS Advanced Modules User Manual.

PREGUNTAS 01
01.- Las redes de transporte se emplean para _______________________________

_____________________ entre ______________________________________

02.- En SONET, el nivel más bajo tiene una tasa de bits de ________________

03.- En SDH, el nivel más bajo tiene una tasa de bits de __________________

04.- Dado los grandes volúmenes de información que transportan SONET y SDH, los enlaces
físicos son implementados mayormente con ______________________
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

05.- ¿Qué estándar de red de transporte se emplea en Perú? ___________________

06.- La tecnología previa a SDH y SONET se denomina _______________________

07.- SDH y SONET son tecnologías modernas con grandes ventajas, mencione tres:

a) _____________________________________________________________

b) _____________________________________________________________

c) _____________________________________________________________

08.- En SONET, ¿cuántos enlaces STS-1 transporta un STS-3? _________________

PROCEDIMIENTO
Observe las entradas, salidas y conmutadores del módulo MUX SONET/SDH TIMS-STS-1 de la Figura
01.

Figura 01 – Módulo MUX SONET/SDH TIMS-STS-1

Para analizar el funcionamiento de este módulo realice el conexionado mostrado en la Figura 02.
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

Figura 02 – Conexionado del módulo MUX SONET/SDH TIMS-STS-1

PREGUNTAS 02
01.- El módulo MUX SONET/SDH TIMS-STS-1 dispone de _______ entradas para señales
__________________

02.- ¿Cuántos canales básicos puede multiplexar el módulo de la Figura 02? ______

03.- ¿Qué limitaciones de amplitud y frecuencia tienen las señales de entradas por los canales
básicos?

________________________________________________________________

________________________________________________________________

04.- indique si las señales son analógicas o digitales:

a) IN1 _________________

b) STS-1 _________________

La función del conmutador MODE no importa por ahora, déjelo en la posición 3. Fije, por ahora, el
conmutador BIT SUB a la posición OFF. Para ambos casos vea las figuras 2 y 3.

CARGA UTIL (PAYLOAD)


En el canal IN 3 (analog input 3) se conecta una señal DC. Las otras dos se conectan a tierra
(GROUND). Este tipo de entradas es adecuado para un primer contacto con una trama (FRAME) de la
señal de salida. Se verá que todas las tramas son idénticas. Variando el nivel DC se podrá apreciar el
efecto en el contenido de las tramas.

05.- ¿Qué es una trama? _______________________________________________

06.- Los bits de una trama se clasifican en dos grandes grupos o tipos ____________

________________________________________________________________
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

T1 Debe emplear la señal FS (frame synchronitizacion – sincronización de trama) para sincronizar


el disparo del osciloscopio.
También puede observar la señal FS.

Varíe el nivel DC mientras observa la trama de datos SONET en el ORC. Identifique la señal FS y
los bytes de carga (PAYLOAD) de cada canal de entrada.

Cada trama es de 40 bits de longitud. La longitud de bit es una función del reloj interno. Si no se
conecta reloj externo en la entrada EXT CLK, el módulo empleará automáticamente un reloj interno.
El reloj interno es de 500 KHz. La frecuencia de reloj puede ser medida en el socket de salida STS-1
CLK.

Figura 03 – Temporización de la trama de datos TIMS SONET STS-1

T2 Varíe la entrada DC en IN3 e identifique la ubicación de la palabra PCM correspondiente – una


de las tres cargas útiles (PAYLOADs) posibles para este modelo de MUX STS-1.

Esto se puede conseguir observando la señal de salida sincronizada STS1 DATA. En otro canal
del osciloscopio observar la señal FS para simplifica la identificación del inicio de trama – este
inicio coincide con el primer bit de cada trama.

T3 Mida la frecuencia de reloj y calcule el ancho de bit y de trama. Identifique una trama,
confirme la longitud de trama y los bits por trama.

Frecuencia STS1 CLK ________________________________________________

Ancho de bit en STS1 DATA ___________________________________________

Duración de trama, tamaño de trama _____________________________________

Tasa de bits de la trama STS-1 _________________________________________

% de sobrecarga de la trama ___________________________________________


UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

Frecuencia de la señal FS _____________________________________________

¿Qué indica FS, inicio o final de trama? ___________________________________

Tamaño (bits) de cada señal de entrada __________________________________

Los mensajes de entrada analógicos son muestreados simultáneamente a una frecuencia de (STS-1
CLK)/40 KHz. Esta es la misma frecuencia que la de la señal FS. ¿A qué frecuencia máxima debe estar
restringido el mensaje de entrada?

_______________________________________________________________________

_______________________________________________________________________

T4 Conecte un mensaje sinusoidal en la entrada IN 2 usando el oscilador de audio (AUDIO


OSCILLATOR). Notará que es dificultoso examinar los bits de la trama correspondiente a un
mensaje AC, incluso si el mensaje se periódico. Mueva la entrada senoidal a IN 1 e
identifíquelo en la trama de datos. Retorne la señal a la entrada IN 2.

T5 Observe qué ocurre cuando un segundo mensaje se conecta a la entrada IN 1. Emplee la señal
de mensaje de 2 KHz del módulo MASTER SIGNAL.

Si no se dispone de la señal FS, ¿sería posible conocer el inicio de una trama?

________ ¿Por qué? _________________________________________________

El lado receptor debe conocer el inicio de cada trama para que pueda interpretar
correctamente los bits que recibe. En la práctica no se transmite la señal FS, así como tampoco
la señal de reloj.

Ahora revisará dos bytes importantes de la trama, los bytes HEADER y el de CONTROL.

BYTES HEADER Y CONTROL


El circuito de recepción en un enlace serial necesita conocer dónde inicia y finaliza cada bit, dónde
inicia y finaliza cada byte así como conocer que byte es cada uno. Como se mencionó, la señal FS
usualmente no se transmite en la ráfaga de datos.

La señal de reloj (BIT CLOCK) puede ayudar a identificar la ubicación exacta de cada bit en una ráfaga
de datos (STREAM). Conociendo el primer bit de cada trama es sencillo identificar los bits y bytes
restantes en una trama de longitud fija de acuerdo a una estructura de trama predefinida.

La señal BIT CLOCK comúnmente tampoco se transmite. Esta señal es regenerada (reconstruida)
localmente en el lado receptor a partir de la transición de datos de las tramas recibidas. Este aspecto
será cubierto con más detalle en experimentos posteriores.

Cada trama contiene un patrón distintivo de bits llamado HEADER. Este patrón permite marcar una
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

posición específica dentro de cada trama. En el SONET “real” (el estándar usado a nivel comercial) el
grupo de bytes SECTION OVERHEAD contiene una función equivalente conocida como FRAMING
BITS. Es un código de dos bytes (F628h) empleado para alineamiento e identificación del inicio de
cada trama STS-1.

En la trama TIMS STS-1 el byte “HEADER” es un patrón único de 8 bits AAh (1010 1010b) y se
define como el primer byte de la trama de datos de cinco bytes. Esto es, también, similar a la
función del patrón de bits PREAMBLE usado al inicio de las tramas Ehernet en las redes de
datos.

T6 Identifique el patrón de bits HEADER en la trama SONET. Confirme que está alineado con el
pulso FS y que ocurre solo una vez por trama.

T7 Varíe con cuidado el voltaje DC en la entrada IN 1 mientras observa el byte de carga útil de IN 1
hasta que tenga el valor 0101 0101b. Ha generado un HEADER falso.

¿Qué efectos puede tener este hecho en los circuitos de sincronización en el lado receptor?

___________________________________________________________________

¿Se debe evitar la creación de falsos HEADERs en la carga útil?

______ ¿Por qué? ___________________________________________________

T8 Mueva el conmutador MODE a la posición 1 y observe la trama. Esto crea, a propósito, un byte
FALSE HEADER para resaltar este caso. En experimentos posteriores se verá como el receptor
evita este problema.

PARTE 2
TRANSMISIÓN SONET STS-1 VÍA ENLACE DE FIBRA ÓPTICA CON REGENERACIÓN DE RELOJ DE BIT

OBJETIVOS

a) Analizar la demultiplexación a nivel de STS-1


b) Regenerar la señal de reloj en el lado receptor
c) Implementar una red de transporte vía fibra óptica

MODULOS REQUERIDOS

BASICOS Oscilador de audio


AVANZADOS CONJUNTO DE TERMINALES DE FIBRA OPTICA
RECEPTOR DE FIBRA OPTICA V.2
TRANSMISOR DE FIBRA OPTICA V.2 (rojo o verde)
SONET/SDH TIMS-STS-1 DEMUX
SONET/SDH TIMS-STS-1 MUX
TIMS STS-3 & STS-1 CLK REGEN
OPCIONAL Módulo de voz
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

PREPARACION
SONET fue creado especialmente para transmisión vía enlaces ópticos – así, en este experimento realizará
justamente esa experiencia. Un prerrequisito es que haya completado los experimentos previos de SONET.

En laboratorio es posible realizar una conexión cableada entre transmisor y receptor para la señal de datos
SONET y adicionalmente otra conexión cableada para la señal de reloj de bit (BIT CLOCK). No obstante, la
señal de reloj de bit se puede obtener o reconstruir a partir de la señal de datos recibida, usando circuitería
apropiada. Esto evita un canal extra. La regeneración del reloj es común en las aplicaciones comerciales de
SONET.

La regeneración del reloj de bit es realizada por el módulo TIMS STS-3 & STS-1 CLK REGEN. Infórmese sobre
el mismo en el manual TIMS ADVANCED MODULES USER MANUAL.

PREGUNTAS 01
01.- Las redes de transporte SONET y SDH emplean como medio de transmisión de las señales:

________________________________________________________________

02.- ¿Por qué SONET debe emplear fibra o cable (de cobre) para transportar los datos?

___________________________________________________________

03.- SONET y SDH son redes síncronas, requieren una señal de reloj junto con la señal de datos. Sin
embargo, la señal de reloj no se transmite.
¿Cómo se logra el sincronismo entre los lados transmisor y receptor?

________________________________________________________________

04.- ¿Qué función cumple el módulo TIMS STS-3 & STS-1 CLK REGEN?

________________________________________________________________

EXPERIMENTO
T1 Realice las conexiones mostradas en las Figuras 01 y 02.

Figura 01 – Diagrama de bloques STS-1 incluyendo regeneración del reloj de bit y canal de fibra óptica

T2 Asegure que el conmutador (SWITCH) CLK SELECT del panel frontal del módulo CLK REGEN esté fijado
en la posición STS-1.
UNIVERSIDAD NACIONAL TECNOLOGICA DE LIMA SUR
CARRERA PROFESIONAL DE INGENIERIA ELECTRONICA Y TELECOMUNICACIONES

AÑO LECTIVO 2016 – I VII CICLO

Figura 02 – Conexionado para regeneración de reloj SONET

T3 Asegúrese que el conmutador FALSE HEADER REJECT esté en la posición ON.

T4 Observe la señal de entrada STS DATA y también la salida ANTI-ALIAS FILTER del módulo CLK REGEN.
Confirme que están correctamente relacionados entre sí.

T5 Observe la señal de entrada STS DATA, ahora observe la salida EDGE DETECT y confirme la ocurrencia
de un pulso angosto por cada flanco en las transiciones de STS-DATA.

¿Por qué la detección de flanco es una parte importante de la regeneración de reloj?

_________________________________________________________________

Se proporcionan las salidas ANTI-ALIAS FILTER y EDGE DETECT desde la circuitería interna para propósitos
de observación tal que pueda analizar algunos de los procesos envueltos en la regeneración del reloj de bit.

T6 Observe la señal DATA y la salida BIT CLK. Estas pueden no estar correctamente alineadas. Ajuste su
alineamiento usando el botón ALIGN hasta que el flanco positivo de reloj de bit regenerado esté
alineado con las transiciones de los datos en DATA.

T7 Observe las entradas DATA y CLK del DEMUX STS-1. Aunque estas señales son las mismas como las
vistas en el paso previo, es recomendable verificarlas para cerciorarse del conexionado realizado.

Figura 03 – STS-1 DATA, ANTI-ALIAS, EDGE DETECT y BIT CLOCK alineado


_______________________________________________________________________________________
Edgard Oporto VES, AGOSTO de 2016

Anda mungkin juga menyukai