ESTILO ESTRUCTURAL
El estilo estructural nos permite realizar un diseño digital utilizando
componentes anteriormente elaborados (ya compilados y almacenados en
la biblioteca work) ó componentes desarrollados por los fabricantes de los
FPGAs ó CPLDs que se encuentran en una biblioteca. El diseño se realiza
como si se tratará de una lista de conexiones entre las entradas y salidas de
los diversos componentes.
Restricciones de asociación:
Los genéricos(Generic):
TRABAJO FINAL:
Donde:
W es un registro de 8 bits.
El banco de registros está compuesto de 4 registros de 8 bits c/u.
(R0,R1....R7)
El ALU puede realizar 4 operaciones aritméticas: ADD, SUB, INC,
DEC.
El ALU también puede realizar 4 operaciones lógicas: AND, OR,
XOR , NOT
Indicar los bits de control para manejar la Ruta de Datos mostrada en el gráfico
anterior. Presentar la simulación para realizar las siguientes operaciones:
ADD R1,R2,R3
INC R2
XOR R2,R3,R3
DEC R1
NOT R2
Nota: Cada uno de los componentes debe ser diseñado utilizando el estilo
algoritmico e interconectado utilizando el estilo estructural.