FACULTAD DE INGENIERIA
ESCUELA DE INGENIERIA DE SISTEMAS
TEMA : PROYECTO-LABORATORIO
CICLO : IV
Trujillo-peru
2018
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
2. MATERIALES:
2.1.1. Sumador de 4 bits (74LS283)
2.1.2. Decodificador BCD (74LS48)
2.1.3. Compuertas:
2.1.3.1. 74LS04 (NOT)
2.1.3.2. 74LS08 (AND)
2.1.3.3. 74LS32 (OR)
2.1.4. Display 7 segmentos – Cátodo Común
2.1.5. Proteus – ISIS
2
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
SUMA:
CONTROL = 0
3
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
4
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
C4 S3 S2 S1 S0
𝒇(𝟏𝟎) 0 1 0 1 0 𝑓(10) = ̅̅
C4̅̅. 𝑆3. ̅̅̅
𝑆2. 𝑆1. ̅̅̅
𝑆0
→
𝒇(𝟏𝟏) 0 1 0 1 1 ̅̅̅̅. 𝑆3. 𝑆2
𝑓(11) = C4 ̅̅̅. 𝑆1. 𝑆0
→
𝒇(𝟏𝟐) 0 1 1 0 0 𝑓(12) = ̅̅
C4̅̅. 𝑆3. 𝑆2. ̅̅̅
𝑆1. ̅̅̅
𝑆0
→
𝒇(𝟏𝟓) 0 1 1 1 1 𝑓(15) = ̅̅
C4̅̅. 𝑆3. 𝑆2. 𝑆1. 𝑆0
→
5
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
𝒇(𝟏𝟕) 1 0 0 0 1 ̅̅̅. 𝑆2
𝑓(17) = 𝐶4. 𝑆3 ̅̅̅. 𝑆1
̅̅̅. 𝑆0
→
𝒇(𝟏𝟖) 1 0 0 1 0 ̅̅̅. 𝑆2
𝑓(18) = 𝐶4. 𝑆3 ̅̅̅. 𝑆1. 𝑆0
̅̅̅
→
𝑓(10 𝑦 11) = ̅̅
C4̅̅. 𝑆3. ̅̅̅
𝑆2. 𝑆1
̅̅̅̅. 𝑆3. 𝑆2. 𝑆1
𝑓(12 𝑦 13) = C4 ̅̅̅
𝑓(14 𝑦 15) = ̅̅
C4̅̅. 𝑆3. 𝑆2. 𝑆1
𝑓(16 𝑦 17) = 𝐶4. 𝑆3̅̅̅. 𝑆2
̅̅̅. 𝑆1
̅̅̅
𝑓(18 𝑦 19) = 𝐶4. ̅̅̅
𝑆3. ̅̅̅
𝑆2. 𝑆1
6
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
C4 S3 S2 S1 S0
𝒇(𝟐𝟎) 1 0 1 0 0 𝑓(20) = 𝐶4. ̅̅̅
𝑆3. 𝑆2. ̅̅̅
𝑆1. ̅̅̅
𝑆0
→
𝒇(𝟐𝟏) 1 0 1 0 1 𝑓(21) = 𝐶4. ̅̅̅
𝑆3. 𝑆2. ̅̅̅
𝑆1. 𝑆0
→
7
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
8
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
9
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
3.4.2.
Usando las funciones f≥10, f≥20, f=30, creamos funciones
para las DECENAS, tenemos en cuenta:
CONTROL = 1
10
UNIVERSIDAD NACIONAL DE TRUJILLO
ELECTRÓNICA DIGITAL
11