Anda di halaman 1dari 2

TUGAS AKHIR

MODUL 1

Nama : SARYATI, S.Kom


NO. Peserta PPG : 19030422410144
Bidang Studi Sertifikasi : 224 – TIK
Sekolah Asal : SMP Negeri 1 Purwanegara

1. Seorang siswa merangkai beberapa gerbang yang dikombinasikan, yaitu 2 gerbang AND, 2
Gerbang OR, 1 gerbang NOT yang diletakkan diakhir rangkain. Bantulah siswa ini
menggambarkan gabungan gerbang tersebut dan buatlah Tabel Kebenarannya.

JAWAB
Gambar gerbang data dengan Program Logisim

Tabel kebenarannya adalah

MASUKKAN KELUARAN
A B C D E NOT LED
0 0 0 0 0 1 Merah (Menyala)
0 0 0 0 1 0 Hitam (Mati)
0 0 0 1 0 1 Merah (Menyala)
0 0 1 0 0 1 Merah (Menyala)
0 1 0 0 0 1 Merah (Menyala)
1 0 0 0 0 1 Merah (Menyala)
0 0 0 1 1 0 Hitam (Mati)
0 0 1 1 0 0 Hitam (Mati)
0 1 1 0 0 1 Merah (Menyala)
1 1 0 0 0 0 Hitam (Mati)
0 0 1 1 1 0 Hitam (Mati)
0 1 1 1 0 0 Hitam (Mati)
1 1 1 0 0 0 Hitam (Mati)
0 1 1 1 1 0 Hitam (Mati)
1 0 1 1 1 0 Hitam (Mati)
1 1 0 1 1 0 Hitam (Mati)
1 1 1 0 1 0 Hitam (Mati)
1 1 0 0 1 0 Hitam (Mati)
1 0 0 1 1 0 Hitam (Mati)
0 1 0 1 1 0 Hitam (Mati)
0 1 1 0 1 0 Hitam (Mati)
1 0 1 0 1 0 Hitam (Mati)
1 1 0 1 0 0 Hitam (Mati)
0 1 0 1 0 1 Merah (Menyala)
0 1 0 0 1 0 Hitam (Mati)
1 0 1 1 0 0 Hitam (Mati)
0 1 0 1 0 1 Merah (Menyala)
1 0 0 0 1 0 Hitam (Mati)
1 1 1 0 1 0 Hitam (Mati)
1 0 0 1 0 1 Merah (Menyala)
1 1 1 1 0 0 Hitam (Mati)
1 1 1 1 1 0 Hitam (Mati)

2. Rangkaian dibawah ini adalah register geser dengan 4 BIT, analisis rangkaian tersebut dan
bagaimana prinsip kerja. Tuliskan kemungkinan yang terjadi pada table kebenaran 4 inputn

JAWAB :

Hasil Analisa :

Rangkaian di atas disebut sebagai Paralel Input dan Paralel Output (PIPO) .register
memori 4 bit yang terdiri dari 4 buah D FF.

Cara kerjanya :

Data input dimasukkan secara paralel pada terminal A, B, C, dan D. Misalkan QA dan QB
diset awal ke 0. Bit pertama dimasukkan ke input flip-flop A,jika ada clock pertama, bit tersebut
akan di transfer ke output QA.

Bit pertama sekarang telah tersambung ke input B,dan bit kedua dari data input
terhubung ke input flip-flop B. Jika ada pulsa clock kedua, bit pertama berpindah ke output QB
dan bit kedua berpindah ke output QC sampai ke input flip-flop C. Proses perpindahan data
akan berlanjut sampai 4-bit.Contoh Uji Dengan Logisim

Tabel kebenarannya :

MASUKAN KELUARAN
Clock
A B C D QA QB QC QD
0 1 0 0 1 0 0 0 0
1 1 1 0 1 1 0 1 1
2 1 0 0 1 1 0 0 1
3 0 0 0 1 1 0 0 0

Anda mungkin juga menyukai