con JFET
Suponga que trabaja para una compañía que diseña, prueba, fabrica y
comercializa instrumentos electrónicos. Su segunda asignación es presentar
trabajando en equipo con cuatro compañeros, una solución llamada
amplificador de baja señal con JFET, el cual permite restaurar señales débiles
en los diferentes circuitos de transmisión y recepción de información las
especificaciones dadas para el diseño son las siguientes:
De catálogo se tiene que: IDSS puede Variar de 2mA a 20mA… para este diseño
se trabajara IDSS=16mA.
Actividades a desarrollar
Individuales:
1. Fundamentación Teórica.
(Primera Semana)
Figura No. 1. Diagrama Esquemático del Amplificador
Fuente Autor.
Argumentación.
(Segunda Semana).
-Estudiante 1:
a.) Calcular la resistencia del drenaje RD.
-Estudiante 2:
b.) Calcular la resistencia del drenaje RS.
-Estudiante 3:
c.) Cual es el tipo de polarización del JFET y explique porque el valor
de RG debe ser alto?
-Estudiante 4:
d.) Calcular la reactancia capacitiva de los condensadores de acople.
-Estudiante 5:
e.) Calcular la ganancia de voltaje AV.
2. Solución.
(Tercera semana)