Anda di halaman 1dari 18

LAPORAN LABORATORIUM

PROGRAM STUDI TEKNIK TELEKOMUNIKASI

PERCOBAAN 2
GERBANG UNIVERSAL

NAMA PRAKTIKAN : RANDIKA ADHITAMA


NAMA REKAN KERJA : 1.ANDHIKA NOOR YALA
2. POPPY SYAFRIANTI

KELAS / KELOMPOK : TT – 2B / 2
TANGGAL PELAKSANAAN PRAKTIKUM : 2 – 9 APRIL 2019
TANGGAL PENYERAHAN LAPORAN : 15 APRIL 2019

JURUSAN TEKNIK ELEKTRO


POLITEKNIK NEGERI JAKARTA

1
DAFTAR ISI
DAFTAR ISI............................................................................................................................................ i
TUJUAN ................................................................................................................................................. 1
DASAR TEORI ...................................................................................................................................... 1
2.1. Nand Gate sebagai Inverter (NOT GATE) .................................................................................. 1
2.2. Nand Gate sebagai AND Gate ..................................................................................................... 1
2.3. NAND Gate sebagai OR Gate ..................................................................................................... 1
2.4. NAND Gate sebagai NOR Gate................................................................................................... 1
2.5. NOR Gate sebagai Inverter (NOT GATE) .................................................................................. 1
2.6. NOR Gate sebagai OR Gate......................................................................................................... 1
2.7. NOR Gate sebagai AND Gate ..................................................................................................... 2
2.8. NOR Gate sebagai NAND Gate................................................................................................... 2
PERALATAN DAN ALAT YANG DIPERGUNAKAN ...................................................................... 2
LANGKAH-LANGKAH PERCOBAAN............................................................................................... 3
4.1. NAND Gate sebagai INVERTER (NOT GATE) ........................................................................ 3
4.2. NAND Gate sebagai AND Gate .................................................................................................. 3
4.3. NAND Gate sebagai OR Gate ..................................................................................................... 4
4.4. NAND Gate sebagai NOR Gate................................................................................................... 4
4.5 NOR GATE sebagai INVERTER (NOT GATE) ......................................................................... 5
4.6 NOR GATE sebagai OR Gate ...................................................................................................... 5
4.7 NOR GATE sebagai AND Gate ................................................................................................... 6
4.8 NOR GATE sebagai NAND Gate ................................................................................................ 6
DATA HASIL PERCOBAAN................................................................................................................ 7
Tabel 6.1. NAND Gate sebagai INVERTER (NOT GATE) .............................................................. 7
Tabel 6.2. NAND Gate sebagai AND Gate ........................................................................................ 7
Tabel 6.3. NAND Gate sebagai OR Gate ........................................................................................... 7
Tabel 6.4. NAND Gate sebagai NOR Gate ........................................................................................ 7
Tabel 6.5. NOR GATE sebagai INVERTER (NOT GATE) .............................................................. 8
Tabel 6.6. NOR GATE sebagai OR Gate ........................................................................................... 8
Tabel 6.7. NOR GATE sebagai AND Gate ........................................................................................ 8
Tabel 6.8. NOR GATE sebagai NAND Gate ..................................................................................... 8
DATA ANALISA DAN PEMBAHASAN ............................................................................................. 9
7.1. NAND Gate sebagai INVERTER (NOT GATE) ........................................................................ 9

i
7.2. NAND Gate sebagai AND Gate .................................................................................................. 9
7.3. NAND Gate sebagai OR Gate ..................................................................................................... 9
7.4. NAND Gate sebagai NOR Gate................................................................................................... 9
7.5. NOR Gate sebagai Inverter (NOT Gate)...................................................................................... 9
7.6. NOR Gate sebagai OR Gate......................................................................................................... 9
7.7. NOR Gate sebagai AND Gate ................................................................................................... 10
7.8. NOR Gate sebagai NAND Gate................................................................................................. 10
KESIMPULAN ..................................................................................................................................... 11
LAMPIRAN.......................................................................................................................................... 13
DAFTAR PUSTAKA ........................................................................................................................... 13

ii
TUJUAN
 Merangkai NAND Gate sebagai gerbang universal (Universal Gate)
 Merangkai NOR Gate sebagai gerbang universal (Universal Gate)

DASAR TEORI
Gerbang universal adalah salah satu gerbang dasar yang dirangkai
sehingga menghasilkan output yang sama dengan gerbang dasar lainnya. Adapun gerbang
universal tersebut adalah NAND gate dan NOR gate.

2.1. Nand Gate sebagai Inverter (NOT GATE)


NOT gate dapat dibuat dengan menggunakan NAND Gate. Bila input diberi nilai
logic 1 maka outputnya menjadi logic 0 begitu juga sebaliknya.

2.2. Nand Gate sebagai AND Gate


AND Gate dapat dibuat dengan menggunakan NAND Gate. Output dari suatu
rangkaian AND Gate akan berada pada keadaan logic 1 jika dan hanya jika semua inputnya
pada keadaan logic 1. Dan output akan berada pada keadaaan logic 0 apabila salah satu
inputnya atau semuanya pada keadaan logic 0.

2.3. NAND Gate sebagai OR Gate


OR Gate dapat dibuat dengan menggunakan NAND Gate. Output dari suatu
rangkaian OR Gate akan berada pada logic 0 jika dan hanya jika semua inputnya pada
keadaan 0. Dan output akan berada pada keadaan logic 1 apabila salah satu inputnya atau
semuanya pada keadaan logic 1.

2.4. NAND Gate sebagai NOR Gate


NOR Gate dapat dibuat dengan menggunakan NAND Gate. NOR Gate adalah
gabungan dari suatu rangkaian NOT Gate yang dipasang pada bagian output rangkaian OR
Gate. Output dari OR Gate akan logic 1 jika dan hanya jika semua inputnya berada pada
keadaan 0. Dan outputnya 0 apabila salah satu atau semuanya inputnya berada pada
keadaan logic 1.

2.5. NOR Gate sebagai Inverter (NOT GATE)


NOT gate dapat dibuat dengan menggunakan NOR Gate. Bila input diberi nilai
logic 1 maka outputnya menjadi logic 0 begitu juga sebaliknya.

2.6. NOR Gate sebagai OR Gate


OR Gate dapat dibuat dengan menggunakan NOR Gate. Output dari suatu
rangkaian NOR Gate akan berada pada keadaan logic 1 jika dan hanya jika semua inputnya
pada keadaan logic 1. Dan output akan berada pada keadaaan logic 0 apabila salah satu
inputnya atau semuanya pada keadaan logic 0.

1
2.7. NOR Gate sebagai AND Gate
AND Gate dapat dibuat dengan menggunakan NOR Gate. Output dari suatu
rangkaian OR Gate akan berada pada logic 0 jika dan hanya jika semua inputnya pada
keadaan 0. Dan output akan berada pada keadaan logic 1 apabila salah satu inputnya atau
semuanya pada keadaan logic 1.

2.8. NOR Gate sebagai NAND Gate


NAND Gate dapat dibuat dengan menggunakan NOR Gate. NAND Gate adalah
gabungan dari suatu rangkaian NOT Gate yang dipasang pada bagian output rangkaian OR
Gate. Output dari OR Gate akan logic 1 jika dan hanya jika semua inputnya berada pada
keadaan 0. Dan outputnya 0 apabila salah satu atau semuanya inputnya berada pada
keadaan logic 1.

PERALATAN DAN ALAT YANG DIPERGUNAKAN

Power Suplay (Tipe DP831) : 1 buah


Protoboard (Tipe ML-35B) : 1 buah
Multimeter Digital (Tipe U1282A) : 1 buah
IC 7400 (QUAD 2 Input NAND Gate) : 1 buah
IC 7402 (QUAD 2 Input NOR Gate) : 1 buah
Logic Probe : 1 buah
LED : 1 buah
Resistor 220 Ω : 1 buah
Kabel – kabel penghubung

2
LANGKAH-LANGKAH PERCOBAAN
Langkah-langkah dalam melakukan percobaan gerbang universal adalah sebagai berikut:

4.1. NAND Gate sebagai INVERTER (NOT GATE)


1. Lihat data sheet untuk IC 7400, catat kaki - kaki input, output serta pin Vcc dan
Ground.
2. Atur tegangan power supply sebesar 5 Volt dengan cara menghubungkan
terminal - terminal pada power supply dengan terminal yang ada pada multimeter.
3. Buat rangkaian seperti gambar 4.1.

4.Berikan logik 0 dan/atau logik 1 pada input A sesuai tabel 6.1.


5. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.1.

4.2. NAND Gate sebagai AND Gate


1. Buat rangkaian seperti gambar 4.2.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan Input B sesuai tabel
6.2.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.2.

3
4.3. NAND Gate sebagai OR Gate
1. Buat rangkaian seperti gambar 4.3.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.3.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.3.

4.4. NAND Gate sebagai NOR Gate


1. Buat rangkaian seperti gambar 4.4.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.4.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.4

4
4.5 NOR GATE sebagai INVERTER (NOT GATE)
1. Buat rangkaian seperti gambar 4.5.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.4.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.4

4.6 NOR GATE sebagai OR Gate


1. Buat rangkaian seperti gambar 4.6.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.4.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.4

5
4.7 NOR GATE sebagai AND Gate
1. Buat rangkaian seperti gambar 4.7.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.4.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.4

4.8 NOR GATE sebagai NAND Gate


1. Buat rangkaian seperti gambar 4.8.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input B sesuai tabel
6.4.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel 6.4

6
DATA HASIL PERCOBAAN

Tabel 6.1. NAND Gate sebagai INVERTER (NOT GATE)


Input Output
A Y (Volt)
0 1 3.160
1 0 0.1549

Tabel 6.2. NAND Gate sebagai AND Gate


Input Output
A B Y (Volt)
0 0 0 0.1597
0 1 0 0. 1597
1 0 0 0. 1597
1 1 1 2.632

Tabel 6.3. NAND Gate sebagai OR Gate


Input Output
A B Y (Volt)
0 0 0 0.146
0 1 1 3.321
1 0 1 3.322
1 1 1 3.322

Tabel 6.4. NAND Gate sebagai NOR Gate


Input Output
A B Y (Volt)
0 0 1 3.318
0 1 0 0.1591
1 0 0 0.1590
1 1 0 0.1590

7
Tabel 6.5. NOR GATE sebagai INVERTER (NOT GATE)
Input Output
A Y (Volt)
0 1 3.120
1 0 0.686

Tabel 6.6. NOR GATE sebagai OR Gate


Input Output
A B Y (Volt)
0 0 0 0.825
0 1 0 3.140
1 0 0 3.139
1 1 1 2.554

Tabel 6.7. NOR GATE sebagai AND Gate


Input Output
A B Y (Volt)
0 0 0 0.098
0 1 1 0.128
1 0 1 0.176
1 1 1 3.115

Tabel 6.8. NOR GATE sebagai NAND Gate


Input Output
A B Y (Volt)
0 0 1 3.117
0 1 1 3.117
1 0 1 3.116
1 1 0 0.067

8
DATA ANALISA DAN PEMBAHASAN

7.1. NAND Gate sebagai INVERTER (NOT GATE)


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input 0 dan outputnya 1 memiliki tegangan sebesar 3.160 V dan begitu juga
dengan input 1 dan outputnya 0 memiliki tegangan sebesar 0.1549 V

7.2. NAND Gate sebagai AND Gate


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogik 0 dan Output berlogic 0 memiliki tegangan 0.197 V.Input A
berlogic 0, Input B berlogic 1 , dan Output berlogic 0 memiliki tegangan0.197 V. Input A
berlogic 1, B berlogic 0 dan Ouput berlogic 0 memiliki tegangan 0.197 V. Input A dan B
berlogic 1, output berlogic 1 memiliki tegangan 2.632 V

7.3. NAND Gate sebagai OR Gate


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogic 0 dan Output berlogic 0 bertegangan 0.146 V. Input A
berlogik 0, Input B berlogik 1, dan Output berlogik 1 bertegangan 3.312 V. Input A
berlogic 1, Input B berlogic 0, dan Output berlogic 1 bertegangan 3.322 V.Input A dan B
berlogic 1, dan Output berlogik 1 bertegangan 3.322 V

7.4. NAND Gate sebagai NOR Gate


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogik 0, dan Output berlogik 1 bertegangan 3.318 V. Input A
berlogik 0, Input B berlogik 1 dan Ouput berlogik 0 bertegangan 0.1591 V. Input A
berlogik 1, Input B berlogik 0 dan Output berlogik 0 bertegangan 0.1590 V. InputA dan B
berlogik 1 dan Output berlogik 0 bertegangan 0.1590 V

7.5. NOR Gate sebagai Inverter (NOT Gate)


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input 0 dan outputnya 1 memiliki tegangan sebesar 3.120 V dan begitu juga
dengan input 1 dan outputnya 0 memiliki tegangan sebesar 0.686 V

7.6. NOR Gate sebagai OR Gate


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogik 0 dan Output berlogik 0 memiliki tegangan 0.825 V.Input
A berlogik 0, Input B berlogik 1 , dan Output berlogik 0 memiliki tegangan 3.140 V. Input
A berlogik 1 B berlogik 0 dan Ouput berlogik 0 memiliki tegangan 3.139 V. Input A dan
B berlogik 1, output berlogik 1 memiliki tegangan 2.554 V

9
7.7. NOR Gate sebagai AND Gate
Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogik 0 dan Output berlogik 0 bertegangan 0.098 V. InputA
berlogik 0, Input B berlogik 1, dan Output berlogik 1 bertegangan 0.128 V. InputA
berlogik 1, Input B berlogik 0, dan Output berlogik 1 bertegangan 0.176 V.Input A dan B
berlogik 1, dan Output berlogik 1 bertegangan 3.115 V

7.8. NOR Gate sebagai NAND Gate


Saat sudah menyelesaikan rangkaian tersebut, kami mengukur dengan multimeter
digital. Input A dan B berlogik 0, dan Output berlogik 1 bertegangan 3,117 V. InputA
berlogik 0, Input B berlogik 1 dan Ouput berlogik 0 bertegangan 3.117 V. Input A berlogik
1, Input B berlogik 0 dan Output berlogik 0 bertegangan 3.116 V. InputA dan B berlogik 1
dan Output berlogik 0 bertegangan 0.067 V

10
KESIMPULAN
Pada percobaan kali ini dapat disimpulkan bahwa setiap rangkain gerbang universal
memerlukan IC yang berbeda-beda sesuai kebutuhan, Semua IC yang digunakan pada
percobaan kali ini memiliki 14 kaki , yang masing-masing kaki memiliki perbedaan untuk
setiap rangkaian gerbang universal, hanya kaki 14 untuk VCC dan kaki 7 untuk Ground
yang memiliki kesamaan fungsi untuk setiaprangkaian gerbang universal, Dalam
percobaan ini ada beberapa rangkaian yang menggunakan Potensiometer, Kegunaan
dan cara kerja potensiometer cukup diputar kekiri dan kekanan, apabila potensio
diputar kekiri maka bernilai logik 0 dan jika potensio diputar kekanan maka bernilai
logik 1. Dan setiap gerbang universal memiliki perbedaan berdasarkan nilai input dan
output masing-masing gerbang.

 Pada Rangkaian NAND Gate sebagai INVERTER (NOT GATE) jika input 0 maka
output 1 dan sebaliknya, pada gerbang ini disimpulkan bahwa nilai output selalu
berbalik dari nilai input
 Pada Rangkaian NAND Gate sebagai AND Gate dari suatu rangkaian output
akan bernilai logic 1 jika semua inputnya harus berada pada logic 1, dan output dari
suatu rangkaian tersebut akan bernilai logic 0 jika salah satu inputnya atau
semuanya ada yang bernilai logic 0.
 Pada Rangkaian NAND Gate sebagai OR Gate dari suatu rangkaian output dari
suatu rangkaian tersebut akan bernilai logic 0 jika semua input nya pada keadaan 0,
output dari suatu rangkaian tersebut akan bernilai logic 1 jika salah satu input atau
semuanya pada keadaan logik 1
 Pada Rangkaian NAND Gate sebagai NOR Gate dari suatu rangkaian output
dari suatu rangkaian tersebut akan bernilai logic 1 jika semua inputnya pada
keadaan 0, output dari suatu rangkaian tersebut akan bernilai logic 0 jika salah satu
input atau semuanya ada yang bernilai logic 0
 Pada Rangkaian NOR Gate sebagai INVERTER (NOT GATE) jika input 0 maka
output 1 dan sebaliknya, pada gerbang ini disimpulkan bahwa nilai output selalu
berbalik dari nilai input
 Pada Rangkaian NOR Gate sebagai OR Gate dari suatu rangkaian output akan
bernilai logic 1 jika semua inputnya harus berada pada logic 1, dan output dari
suatu rangkaian tersebut akan bernilai logic 0 jika salah satu inputnya atau
semuanya ada yang bernilai logic 0.

11
 Pada Rangkaian NOR Gate sebagai AND Gate dari suatu rangkaian output dari
suatu rangkaian tersebut akan bernilai logic 0 jika semua input nya pada keadaan 0,
output dari suatu rangkaian tersebut akan bernilai logic 1 jika salah satu input atau
semuanya pada keadaan logic 1
 Pada Rangkaian NOR Gate sebagai NAND Gate dari suatu rangkaian output
dari suatu rangkaian tersebut akan bernilai logic 1 jika salah satu inputnya pada
keadaan 0, output dari suatu rangkaian tersebut akan bernilai logic 0 jika semua
input bernilai logic 0

12
LAMPIRAN

13
14
DAFTAR PUSTAKA
https://id.scribd.com/doc/84997091/Gerbang-Universal

https://www.slideshare.net/dayaprisandi/universal-nand-gate
http://blog.unnes.ac.id/atikaisma/2016/02/25/pengertian-gerbang-logika-dasar-dan-jenis-
jenisnya/

15

Anda mungkin juga menyukai