Anda di halaman 1dari 8

Percobaan 1

Pengenalan Instrumen
Laboratorium

Kevin Rionaldo Hutabarat(14S18004)


Dosen: GOOD FRIED PANGGABEAN, ST.,MT,Ph.D(NIDN)
Asisten : Riski Siahaan dan Pangeran Sitompul
Tanggal Percobaan : Jumat, 27 September 2019
14S2102- Praktikum Sistem Digital
Laboratorium Dasar Teknik Elektro
Institut Teknologi Del

Abstrak
Pada praktikum ini mempelajari tentang Pendahuluan
parameter gerbang logika. Pada praktikum ini
kita akan mengenal dan memahami beberapa Parameter gerbang logika penting dipelajari
karakteristik dari gerbang logika diantaranya guna untuk sebagai dasar dari pembelajaran
voltage transfer, noise margin, dan propagation mata kuliah sistem digital, dan untuk
delay. Kita juga akan mengenal dan memahami mempratekkan dan membuktikan apa yang telah
parameter dari gerbang logika yaitu operating di pelajari tentang stativ voltage transfer,
point yang mempresentasikan range logika high operating point, range logika, dan yang lainnya.
dan low. Dapat membuat rangkaian
kombinasional sederhana menggunakan IC
logika CMOS.

I. Teori Dasar
KARAKTERISTIK VOLTAGE TRANSFER
Karakteristik static voltage transfer dari sebuah
gerbang logika adalah plot dari tegangan
keluaran gerbang logika VOUT dibandingkan
dengan tegangan masukan gerbang logika VIN.

Secara matematis kita bisa mendeskripisikan


karakteristik voltage transfer sebagai VOUT =
f(VIN). Istilah statik digunakan disini karena kita
tidak memperhitungkan faktor waktu yang
diantaranya adalah waktu tunda pada gerbang
logika. Gambar 1(a) memperlihatkan static
voltage transfer dari gerbang inverter dengan
tegangan catu daya sebesar VCC=5V.

= -1 seperti yang ditandai pada Gambar 1.


Tegangan yang lebih rendah dari kedua
tegangan ini disebut V input LOW yang
dituliskan VIL dan yang lebih tinggi disebut V
input HIGH yang dituliskan VIH.Kedua tegangan
Dari karakteristik voltage transfer kita bisa
ini merupakan tegangan perkiraan yang
mendapatkan beberapa hal, yang pertama
dianggap sebagai tegangan batas yang masih
adalah operating point.
dikenali sebagai jenis masukan logika HIGH atau
Operating point merupakan nilai tegangan LOW.
keluaran yang dihasilkan oleh gerbang logika
Dengan menggunakan tegangan ini beserta
yang bisa diidentifikasi sebagai keluaran bernilai
tegangan VOH dan VOL kita bisa mendapatkan
LOW atau bernilai HIGH. Karena tegangan
static voltage noise margin untuk gerbang
keluaran bergantung pada tegangan masukan
logika. Untuk LOW noise margin dirumuskan:
maka untuk mendapatkan nilai HIGH operating
point secara utuh untuk keluaran inverter, nilai NML=VIL-VOL
LOW operating point harus menjadi masukan
inverter. Begitu pula sebaliknya, sehingga sedangkan HIGH noise margin dirumuskan:
diperlukan konfigurasi umpan balik atau yang
NMH=VOH-VIH.
menyerupai.
Dari semua hal diatas, kita akan bisa
menyimpulkan apakah yang disebut dengan
Kemudian yang kedua adalah kita bisa nilai logika LOW dan logika HIGH baik untuk
mendapatkan nilai noise margin. Noise/derau masukan maupun keluaran.
didefinisikan sebagai tegangan efektif dari satu
GATE DELAY
atau lebih masukan gerbang logika yang
ditambahkan atau dikurangi terhadap tegangan Dalam penjelasan berikut akan dibahas dua
normal. Tegangan normal adalah tegangan titik parameter gate delay yang penting. Untuk
operasi yang stabil. mendefinisikan parameter ini, kita akan
menggunakan inverter sebagai contoh. Kita
Noise margin didefinisikan sebagai jumlah dari
akan mengasumsikan sebuah pulsa diberikan
tegangan derau efektif yang bisa ditoleransi
kepada masukan inverter VIN seperti pada
oleh input tanpa mengubah nilai keluaran
Gambar 3. Respon terhadap pulsa ini pada
gerbang logika.
keluaran inverter adalah VOUT yang bisa dilihat
pula pada Gambar 3.
Dua parameter yang akan dijelaskan tersebut II. Data dan Pengolahan
dinamakan high to low propagation time(tPHL)
dan low to high propagation time( tPLH). Percobaan 1A : VOLTAGE TRANSFER
Pengukuran kedua parameter ini dilakukan CHARACTERISTIC DAN NOISE MARGINS
pada posisi 50% tegangan maksimal dari bentuk DARI IC 74LS04
gelombang VIN dan VOUT seperti yang terlihat
pada Gambar 3.

Pada kasus rangkaian dimana bentuk


gelombang keluaran sama dengan gelombang
masukan tPHL adalah waktu yang diukur dari
level tegangan ini ketika falling input waveform
hingga falling output waveform, sedangkan
tPLH diukur dari level tegangan ini ketika rising
input waveform hingga rising output waveform.

Perhatikan bahwa subscript pada parameter ini


mencerminkan arah perubahan tegangan dari
sinyal keluaran. Sebagai tambahan kita akan
mendefinisikan parameter kedua yaitu worst
case propagation delay yang dirumuskan:
Dari percobaan yang dilakukan, kami
menemukan hasil data yang bernilai terbalik atau
tPD = maximum(tPHL,tPLH). postif dan negative.

Patut diperhatikan bahwa tingkat 50% yang kita


gunakan disini bukan sesuatu yang umum
dalam pengukuran delay. Untuk tPD(average)
kita akan merumuskannya sebagai nilai rata-
rata dari tPHL dan tPLH yang dirumuskan:

tPD(average) = (tPHL +tPLH)/2.


PERCOBAAN 1B : MENCARI NILAI NML nilaisebenarnya. Hasil yang didapatkan pada
DAN NMH tugas ini :

PERCOBAAN 1D : VERIFIKASI FUNGSI


LOGIKA

Sebelumnya anda akan diberikan sebuah IC


logika yang nomor serinya sudah disamarkan.
Tujuan dari percobaan ini adalah untuk mencari
jenis IC logika yang digunakanberdasarkan
hubungan input-output yang terukur. IC yang
digunakan memiliki 3 input, lihatlah datasheet
8INOUT. IC logika CMOS3 input apa saja untuk
verifikasi posisi pin karena se muanya memliki
posisi pin yang sama Hasil yang didapatkan
pada tugas ini:

Dari percobaan yang dilakukan, kami


menemukan hasil data yang tetap sama dengan
percobaan 1 yaitu hasil yang bernilai terbalik
atau positif dan negative.

PERCOBAAN 1C : DELAY PROPAGASI Pada percobaan melalui rangkaian diatas


Dalam percobaan delay propagasi ini, kita akan merupakan rangkaian yg memuat bilangan
menggunakan gerbang logika AND2masukan (IC biner input 1 0 0 dimana memiliki hasil sama
7408). Karena keterbatasan kemampuan dengan 1.bila di uji menggunakan multimeter
osiloskop maka kitaakan menggunakan maka voltmeter akan menunjukkan nilai 3 volt
konfigurasi 4 buah gerbang atau lebih yang menandakan keluaran yang di
yangdiserikan.Dengan konfigurasi ini hasil delay hasilkan bernilai satu.
propagasi yang didapatkan harus dibagi
empatterlebih dahulu untuk mendapatkan
PERCOBAAN 1E : RANGKAIAN Hasil Percobaan :
KOMBINASIONAL SEDERHANA
In A In B In C F(A,B,C)
Dalam percobaan ini anda akan 0 0 0 1
0 0 1 0
mengkonversikan suatu persamaan logika
0 1 0 0
kebentuk lainnya. 0 1 1 0
1 0 0 0
Buatlah persamaan logika : Q = A + B, menjadi 1 0 1 0
persamaan yang hanya memuatoperasi NAND 1 1 0 0
1 1 1 0
atau NOR saja.
Analisis :
Hasil yang didapatkan pada tugas ini :
Dengan menggunakan Kit Praktikum
NO A B Q Gerbang Logika NOR TTL kami membuktikan
1 0 0 0 bawha dengan berbagai kombinasi input voltase
2 0 1 1
kami dapat melihat dan memverifikasi sifat
3 1 0 1
4 1 1 1 suatu gerbang Dengan 6 kombinasi yang kami
Table 3.1 tabel A+B = Q coba langsung yaitu semua input tegangan
LOW, 1 input tegangan HIGH (5V), 2 input
tegangan HIGH, dan semua input tegangan
HIGH kami dapat membuktikan lebih lanjut
dengan truth table.

Terbukti benar bahwa kit yang kami uji


adalah NOR karena hanya akan memberikan
nilai 1 jika semua Input diberikan LOW voltage.

PERCOBAAN 1F : GERBANG LOGIKA NOR


IV. SIMPULAN
TTL
Dari semua percobaan yang telah dilakukan
dalam modul Parameter Gerbang Logika ini
dapat disimpulkan bahwa dalam kondisi real
setiap gate memiliki karakteristik tersendiri
yang membatasi kemungkinan tertentu
sehingga dalam pengunaannya kita harus
memikirkan aspek sperti Noise margin dan
delay propagation agar nilai logika masih dalam
rentang logika 1 (HIGH) dan 0 (LOW). Dapat
disimpulkan juga bahwa fungsi pada sebuah
gate pada kombinasi beberapa gate dapat
ditentukan dengan memverfikasi fungsinya
menggunakan truth table dan uji coba berbagai
kombinasi tegangan pada input.

REFERENSI

1. Mervin T. Hutabarat., Petunjuk


Praktikum Sistem Digital dan
Mikroprosesor, Laboratorium Dasar
Teknik Elektro, Sitoluama, 2015.
2. http://www.antragama.com/2016/12/p
arameter-gerbang-logika.html
3. https://dokumen.tips/documents/para
meter-gerbang-logika.html
4. https://www.studocu.com/en/docume
nt/institut-teknologi-
bandung/probability/mandatory-
assignments/modul-i-parameter-
gerbang-logika/2989010/view
LAMPIRAN

1. Gambar Voltage Transfer Characteristic Dan


Noise Margins Dari IC 74LS04

2.Gambar mencari nilai NML dan NMH

3. Gambar tampilan delay propagasi

Anda mungkin juga menyukai