PERCOBAAN 01
GERBANG LOGIKA DAN GERBANG UNIVERSAL
KELAS/KELOMPOK : TT-2D/KELOMPOK 4
TANGGAL PELAKSANAAN PRAKTIKUM : 16 DAN 23 MARET 2021
TANGGAL PENYERAHAN LAPORAN : 10 APRIL 2021
1
Tabel 6.6. IC 7486 Gerbang EX-OR ........................................................................................ 19
Tabel 6.7. IC 7411 Gerbang AND 3 Input ............................................................................... 20
5.2. GERBANG UNIVERSAL ............................................................................................... 21
Tabel 6.8. NAND Gate sebagai INVERTER (NOT GATE).................................................... 21
Tabel 6.9. NAND Gate sebagai AND Gate.............................................................................. 22
Tabel 6.10. NAND Gate sebagai OR Gate ............................................................................... 23
Tabel 6.11. NAND Gate sebagai NOR Gate ............................................................................ 24
6. ANALISA DAN PEMBAHASAN .......................................................................................... 25
6.1. Gerbang Logika ................................................................................................................ 25
6.2 Gerbang Universal............................................................................................................ 26
7. PERTANYAAN DAN TUGAS ............................................................................................... 27
LAMPIRAN LEMBAR DATA PERCOBAAN .............................................................................. 31
DAFTAR PUSTAKA ...................................................................................................................... 33
2
PERCOBAAN 1
GERBANG LOGIKA & GERBANG UNIVERSAL
1. TUJUAN
• Membuktikan tabel kebenaran dari INVERTER, AND Gate, OR Gate, NAND
Gate, NOR Gate dan EX-OR Gate.
• Merangkai NAND Gate dan NOR Gate sebagai gerbang universal (Universal Gate)
2. DASAR TEORI
Sistem bilangan yang digunakan dalam teknik digital adalah sistem bilangan biner,
yaitu '0' dan '1'. Konversinya dalam bentuk tegangan di teknik digital level TTL
(Transistor-transistor Logic) adalah (0 s/d 0,8) Volt untuk logika '0' dan (2 s/d 5)
Volt untuk logika '1'. Sedangkan untuk level IC CMOS tergantung dari besar dan
range catu tegangan yang dipasang pada IC tersebut. Meskipun IC CMOS dapat
dicatu sampai dengan 18 Volt, tetapi umumnya tetap dipasang dengan tegangan +5V,
karena biasanya ia dirangkai bersamaan dengan IC TTL atau IC peripheral yang
mempunyai level TTL (0 s/d 5) Volt.
3
2.1 Gerbang Logika
a. Inverter (NOT) Gate
NOT Gate adalah suatu rangkaian logik yang digunakan untuk merubah nilai
logik antara input dengan output. Bila input diberi nilai logik 1 maka
outputnya menjadi logik 0 begitu juga sebaliknya.
b. AND Gate
Output dari suatu rangkaian AND Gate akan berada pada keadaan logik 1 jika
dan hanya jika semua inputnya pada keadaan logik 1. Dan output akan berada
pada keadaan logik 0 apabila salah satu inputnya atau semuanya pada
keadaan logik 0.
4
c. OR Gate
Output dari suatu rangkaian OR Gate akan berada pada logik 0 jika dan hanya
jika semua inputnya pada keadaan 0. Dan output akan berada pada keadaan
logik 1 apabila salah satu inputnya atau semuanya pada keadaan logik 1.
d. NAND Gate
NAND Gate adalah gabungan dari suatu rangkaian NOT Gate yang
dipasang pada bagian output rangkaian AND Gate. Output dari NAND Gate
akan logik 0 jika dan hanya jika semua inputnya berada pada keadaan 1.
Dan outputnya akan 1, bila salah satu atau lebih inputnya berada pada
keadaan 0.
5
e. NOR Gate
NOR Gate adalah gabungan dari suatu rangkaian NOT Gate yang dipasang
pada bagian output rangkaian OR Gate. Output dari OR Gate akan logik 1
jika dan hanya jika semua inputnya berada pada keadaan 0. Dan outputnya 0
apabila salah satu atau semuanya inputnya berada pada keadaan logik 1.
f. EX-OR Gate
EX-OR Gate adalah suatu rangkaian logik yang digunakan apabila
diperlukan keadaan outputnya tinggi bila kedua input memiliki nilai logik
yang berbeda dengan kata lain outputnya akan 1.
6
a. NAND Gate sebagai Inverter (NOT Gate)
NOT gate dapat dibuat dengan menggunakan NAND gate (Gambar 2.1). Bila
input diberi nilai logik 1 maka outputnya menjadi logik 0 begitu juga
sebaliknya.
7
c. NAND Gate sebagai OR Gate
OR Gate dapat dibuat dengan menggunakan NAND Gate (Gambar 2.3).
Output dari suatu rangkaian OR Gate akan berada pada logik 0 jika dan hanya
jika semua inputnya pada keadaan 0. Dan output akan berada pada keadaan
logik 1 apabila salah satu inputnya atau semuanya pada keadaan logik 1.
8
3. ALAT – ALAT YANG DIPERGUNAKAN
4. LANGKAH-LANGKAH PERCOBAAN
Langkah-langkah melakukan percobaan menguji gerbang logika INVERTER, AND,
OR, NAND, NOR dan EX-OR adalah sebagai berikut :
9
b. AND GATE
1. Lihat data sheet untuk IC 7408, catat kaki-kaki input, output serta pin
Vcc dan Ground.
2. Atur tegangan power supply sebesar 5 Volt.
3. Buat rangkaian seperti gambar 4.2. Berikan logik 0 dan/atau logik 1
pada masing-masing input A dan input B sesuai tabel 6.2.
c. OR Gate (IC 7432), NAND Gate (IC 7400), NOR Gate (IC 7402) dan
EXOR Gate (IC 7486)
1. Buat rangkaian seperti gambar 4.3., gambar 4.4., gambar 4.5., dan
gambar 4.6.
2. Ulangi langkah 4.b. (1 s/d 5). Catat hasilnya pada tabel 6.3, 6.4, 6.5,
dan 6.6.
10
d. AND Gate 3 Input (IC 7411)
1. Lihat data sheet untuk IC 7411, catat kaki-kaki input, output serta pin
Vcc dan Ground.
2. Atur tegangan power supply sebesar 5 Volt.
3. Buat rangkaian seperti gambar 4.7. Berikan logik 0 dan/atau logik 1
pada masing-masing input A, B, dan C sesuai tabel 6.7.
4. Periksa kaki input A, B, C, dan output Y dengan logic probe.
5. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel
6.7.
11
1. Berikan logik 0 dan/atau logik 1 pada input A sesuai tabel 6.8.
2. Amati LED serta ukur tegangan output Y. Catat hasilnya pada tabel 6.8.
12
d. NAND Gate sebagai NOR Gate
1. Buat rangkaian seperti gambar 4.11.
2. Berikan logik 0 dan/atau logik 1 pada masing-masing input A dan input
B sesuai tabel 6.11.
3. Amati LED serta ukur tegangan pada output Y. Catat hasilnya pada tabel
6.11.
13
5. DATA HASIL PERCOBAAN
No. Percobaan : 01 Pelaksanaan Praktikum : 16 – 30 Maret 2021
A Y (Volt)
0 1 4,4 v
1 0 0v
14
Tabel 6.2. IC 7408 Gerbang AND
Input Output
B A Y (Volt)
0 0 0 0v
0 1 0 0v
1 0 0 0v
1 1 1 4,9v
15
Tabel 6.3. IC 7432 Gerbang OR
Input Output
B A Y (Volt)
0 0 0 0v
0 1 1 4,9v
1 0 1 4,9v
1 1 1 4,9v
16
Tabel 6.4. IC 7400 Gerbang NAND
Input Output
B A Y (Volt)
0 0 1 4,9v
0 1 1 4,9v
1 0 1 4,9v
1 1 0 0v
17
Tabel 6.5. IC 7402 Gerbang NOR
Input Output
B A Y (Volt)
0 0 1 4,9v
0 1 0 4,9v
1 0 0 4,9v
1 1 0 0v
18
Tabel 6.6. IC 7486 Gerbang EX-OR
Input Output
B A Y (Volt)
0 0 0 0v
0 1 1 4,4v
1 0 1 4,4v
1 1 0 0v
19
Tabel 6.7. IC 7411 Gerbang AND 3 Input
Input Output
C B A Y (Volt)
0 0 0 0 0v
0 0 1 0 0v
0 1 0 0 0v
0 1 1 0 0v
1 0 0 0 0v
1 0 1 0 0v
1 1 0 0 0v
1 1 1 1 4,4v
20
5.2. GERBANG UNIVERSAL
Tabel 6.8. NAND Gate sebagai INVERTER (NOT GATE)
Input Output
A Y (Volt)
0 1 4,6v
1 0 0v
21
Tabel 6.9. NAND Gate sebagai AND Gate
Input Output
A B Y (Volt)
0 0 0 0v
0 1 0 0v
1 0 0 0v
1 1 1 4,6v
22
Tabel 6.10. NAND Gate sebagai OR Gate
Input Output
A B Y (Volt)
0 0 0 0v
0 1 1 4,6v
1 0 1 4,6v
1 1 1 4,6v
23
Tabel 6.11. NAND Gate sebagai NOR Gate
Input Output
A B Y (Volt)
0 0 1 4,6v
0 1 0 0v
1 0 0 0v
1 1 0 0v
24
6. ANALISA DAN PEMBAHASAN
25
menghasilkan level tegangan 0 Volt dan pada output ‘1’ akan menghasilkan level
tegangan 4.4 Volt sampai dengan 5 Volt (multisim).
26
7. PERTANYAAN DAN TUGAS
1. Berdasarkan hasil pengukuran pada output, berapa batas level tegangan untuk logik 0
dan logik 1 untuk IC TTL ?
Jawab : Secara teori, untuk batas level tegangan logic 0 adalah 0 Volt – 0,8 Volt, untuk
batas level tegangan logic 1 adalah 2 Volt – 5 Volt. Tidak berbeda jauh dengan hasil
pengukuran pada percobaan, dimana diperoleh batas level tegangan 4,4 – 5 Volt untuk
logic 1 dan 0 Volt untuk logic 0 dengan percobaan langsung maupun menggunakan
software multisim.
27
4. Buatlah rangkaian logika NOT Gate, AND Gate, NAND Gate, dan OR Gate dari
rangkaian NOR Gate !
Jawab :
A.NOR Gate sebagai NOT Gate
28
B. NOR Gate sebagai AND Gata
29
D. NOR Gate sebagai OR Gate
30
LAMPIRAN LEMBAR DATA PERCOBAAN
31
32
DAFTAR PUSTAKA
IlmuKomputer.Com. 2007. Mengenal Gerbang Logika.
http://www.ilmukomputer.org/wp-content/uploads/2007/10/anjars-gerbang-logika.pdf
Elektrogama. 2011. Gerbang NAND Gerbang Universal.
http://elektrogama.blogspot.com/2011/06/gerbang-nand-gerbang-universal.html
Helmi Fajriyanto. 2016. Gerbang Universal
http://helmifajriyanto.blogspot.com/2016/01/gerbang-universal.html
33