1.1 Latar Belakang Saat ini dikenal beberapa jenis rangkaian Flip-
Zaman sekarang perkembangan flop, yaitu SR Flip-flop, JK Flip-flop, D Flip-flop,
dan T Flip-flop
teknologi sudah sangat pesat
perkembangannya. Hampir semuanya SR Flip-flop
perakatan elektornik sudah menggunakan
rangkaian digital. Sekarang rangkaian digital SR Flip-flop meruapakan jenis flip-flop yang
sudah mampu bersaing dan bersinergi dengan paling sederhana. Disebut sebagai SR karena flip-
rangkaian elektronik analog untuk dapat flop ini memiliki masukan Set dan Reset maka
disebut dengan SR Flip-flop. SR Flip-flop terdiri
membentuk rangkaian- rangkaian yang cepat
dari satu rangkaian bistabil dan hanya dapat D Flip-flop
mengoperasikan satu bit bilangan biner.
D Flip-flop merupakan salah satu rangkaian flip-
Ada berbagai jenis konfigurasi yang dapat flop yang populer dan banyak dipakai dalam
dibuat dalam membangun sebuat SR Flip-flop, rangkaian dasar memori. Karena fungsi D flip-
diantaranya adalah dengan menggunakan dua flop yang real dapat menyimpan data 1 bit untuk
buah gerbang NAND, atau dengan dua buah sementara waktu. Waktu ini lah sering disebut
gerbang NOR. Kedua masing-masing gerabang dengan delay flip-flop atau D-Latch.
(NAND atau NOR) dihubungkan saling
menyilang, yakni output salah satu gerbang Pada dasarnya D Flip-flop ini hampir sama
NAND dihubungkan ke bagian input gerbang dengan SR Flip-flop dengan clock, hanya saja
NAND lainnya. Begitu juga halnya dengan yang membedakannya adalah input S dan R
gerbang NOR. dijadikan input D yang ditambahkan gerbang
NOT (inverter).
JK Flip-flop
3. METODOLOGI
3.1.Waktu dan Tempat Input diatur sesuai tabel
Praktikum ini dilaksanakan pada: Tabel dilengkapi
Hari : Jumat Diagram waktu digambarkan dari hasil
Tanggal : Oktober 2021 yang diperoleh
Tempat : Dirumah 3.3.3 percobaan ketiga
3.2.Alat dan Bahan Software proteus disiapkan.
Laptop/Pc IC 7474 , LED , LOGICTOGGLE, dan
Logictoggel ground. Disiapkan dan catu daya dalam
led keadaan mati
Modul Perangkat Praktikum Pasangkan kabel catu daya,pin 7 ground,
Rangkaian Digital dan pin 14 pada Vcc
IC-TTL 7400, IC-TTL 7402, Clock untuk kedua FF (1Clk dan 2Clk) dan
IC-TTL 7408 sambungkan clock tersebut dengan saklar
IC-TTL 7474 dan 7475(FF- masukan 1 disatukan
Data), IC-TTL 7473 dan Pin pin clear dengan vcc agar sinyal clear tidak
aktif dihubungkan
7476 (FF-JK)
Hubungkan pin-pin preset kedua FF, kemudian
Kabel penghubung hubungkan pada saklar masukan 4. Sinyal ini
3.3 Prosedur Percobaan berada pada posisi 0.
3.3.1 Percobaan Pertama sinyal masukan 1D dengan saklar masukan 2,
Software proteus disiapkan. dan sinyal masukan 2D dengan saklar masukan
3 dihubungkan.
IC 7402 (SN74LS00),
LOGICTOGGLE,LED disiapkan dan sinyal-sinyal keluaran 1Q, 1Qn, 2Q, dan 2Qn
dengan peraga LED dihubungkan
catu daya dalam keadaan off
nilai masukan Clk, 1D, dan 2D divariasikan
Rangkaian dibuat seperti pada gambar sesuai dengan tabel
dibawah Rangkaian dibuat seperti pada gambar
dibawah
Q Qn Qn CK
Qn Qn D
F1
F2
Pada percobaan pertama ini ketika dilihat dari
inputnya yaitu RESET dan SET yang dimana
ini merupakan jenis flip flop SR. SR flip flop ini (diagram waktu yang dihasilkan)
merupakan jenis yang paling sederhana.
Rangakain flip flop ini dapat dibuat dengan
menggunakan dua buah gerbang NAND dan
Pada percobaan yang kedua merupakan rangkaian
dua buah gerbang NOR. Kedua gerbang
d flip flop. Yang di mana rangkaian d flip flop ini
(NAND atau NOR) ini dihubungsilangkan
merupakan modifikasi dari rangkaian flip-flop SR
dimana output salah satu gerbang (NAND atau
hal ini dapat dilihat dari penambahan gerbang not
NOR) dihubungkan ke bagian input gerbang
atau invite inverter. Pada d flip-flop ini hanya
(NAND NOR), pada percobaan ini hanya
memiliki satu input yaitu berbeda dengan SR flip-
mengguanakan IC-7402 (NOR) saja.
flop dengan clock di mana SR flip-flop dengan
Dari tabel yang dihasilkan dari percobaan. klub ini memiliki input s dan r. Miflash ini
Ketika salah satu input R maupun S berlogika 1 memiliki fungsi untuk menyimpan data 1 bit
maka output yang dihasilkan pada Q akan untuk sementara.
berlogika 1 juga atau high, hal ini disebabkan Data flip-flop yang dilengkapi denganmasukan
karena output pada gerbang NOR pertama enable/clock. Fungsi input enable/clock ini adalah
dihubungkan dengan input gerbang NOR kedua untuk menahan data masukan pada jalur Data
maka pada saat output Q bernilai 1 amaka (input D) agar tidak diteruskan ke rangkaian RS
flip-flop. Pada saat input Clock berlogika rendah
output akan e k ndisi se a iknya atau set,
maka data output pada jalur Q akan ditahan
kemudian jika R dan S berlogic 0 maka output Q akan (memori 1 bit) walaupun logika pada jalur input
bertahan pada kondisi sebelumnya dan tidak berubah
Data berubah. Kondisi inilah yang disebut PRESET.
sebagai dasar dari memor 1 bit
C1K 1D 2D 3D 4D 1Q 2Q 3Q 4Q
Clk 1D 2D 1Q 1Qn 2Q 2Qn 0 1 1 1 1 1 1 1 1
0 1 1 1 0 1 0 0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 1 1 0 1 0 1 0 1 0 1
1 0 1 0 1 1 0 1 1 0 1 0 1 0 1 0
1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 1
1 0 1 0 1 1 0 0 1 0 1 0 1 0 1 0
0 1 0 1 0 0 1 0 0 1 0 2 0 1 0 1
0 0 1 0 1 1 0 0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1
1 1 1 1 0 1 0 (percobaan 4)
(percobaan ketiga
C1K
C1K
1D
1D
2D
2D
3D
1Q
4D
1Qn
1Q
2Q
2Q
2Qn
3Q
C1K
K
J
1Q
K
2Q
1Q
4. DAFTAR PUSTAKA
[1] https://skemaku.com/mengenal-rangkaian-
flip-flop-dan-cara-kerja-rangkaian-flip-flop-
pada-teknik-digital/ ( diakses pada Sabtu,30
oktober 2021 pukul 14.20 wib).
[2] Modul 3 praktikum sistem digital
LAMPIRAN
PERCOBAAN 6
PERCOBAAN 5
PERCOBAAN 4
PERCOBAAN KETIGA
PERCOBAAN KEDUA
PERCOBAAN KESATU