Anda di halaman 1dari 10

MODUL 3 FLIP FLOP

Siti Bilqis (1207070117)


Dosen: Azwar
Tanggal Percobaan:Senin, oktober 2021
EL20211-C2
Praktikum sistem digital
Laboratorium Dasar Teknik Elektro – Fakultas Sains dan Teknologi

Abstrak serta tepat sasaran. Teknologi digital hampir


Telah dilakukan praktikum rangkaian flip flop digunakan setiap sistem kendali menggantikan
dengan menggunakan proteus. Praktikum ini teknologi analog. Hal ini disebabkan teknologi
bertujuan untuk mengetahui cara kerja dari digital lebih sederhana, hanya mengenal dua
beberapa rangkaian flip flop. Pada praktikum ini keadaan tegangan saja, yaitu keadaan ‘1’ dan ‘0’.
dilakukan enam kali percoban yang dimana pada
percobaan ini menggunakan beberapa jenis
rangkaian flip flop antara lain SR
Flip-flop, JK
1.2 Tujuan
Flip-flop, D Flip-flop, dan T Flip-flop.
 Mengenal, mengerti, dan memahami
Praktikum in juga menggunakan beberapa
operasi dasar rangkaiana flip flop
IC yaitu IC-TTL 7400, IC-TTL 7402, IC-
 Mengenal berbagai macam IC Flip flop
TTL 7408 IC-TTL 7474 dan 7475(FF-Data),
IC-TTL 7473 dan 7476 (FF-JK). Pada 2. STUDI PUSTAKA
rangkaian flip flop ini output yang
dihasilkan tidak boleh sama dengan Flip-flop merupakan salah satu pengaplikasian
inputnya, harus menghasilkan input 0 dan 1. dari beberapa gerbang digital sehingga dapat
menyimpan bilangan biner 1 bit. Pada dasarnya
Rangakaian ini juga rangkaian yang kondisi
rangkaian Flip-flop terdiri dari sebuah rangkaian
keluarannya di pengaruhi oleh masukan sebelumnya
multivibrator bistabil.
atau dapat dikatakn rangkaian yang bekerja
berdasarkan urutan waktu.
Flip-flop memiliki dua keluaran yang dinamakan
sebagai kondisi Q dan Q’, yang mana Q’ adalah
Kata kunci: proteus, flip flop, SR kondisi kebalikan dari Q. Rangkaian Flip-flop
sudah ditemukan sejak tahun 1918 oleh seorang
Flip-flop, JK Flip-flop, D Flip-flop,
ahli fisika dari Inggris. Saat itulah dikembangkan
dan T Flip-flop rangkaian-rangkaian penyimpan data hingga saat
ini. Bisa dikatakan Flip-flop merupakan rangkaian
1. PENDAHULUAN memori 1 bit dengan keluaran 1 atau 0 saja.

1.1 Latar Belakang Saat ini dikenal beberapa jenis rangkaian Flip-
Zaman sekarang perkembangan flop, yaitu SR Flip-flop, JK Flip-flop, D Flip-flop,
dan T Flip-flop
teknologi sudah sangat pesat
perkembangannya. Hampir semuanya SR Flip-flop
perakatan elektornik sudah menggunakan
rangkaian digital. Sekarang rangkaian digital SR Flip-flop meruapakan jenis flip-flop yang
sudah mampu bersaing dan bersinergi dengan paling sederhana. Disebut sebagai SR karena flip-
rangkaian elektronik analog untuk dapat flop ini memiliki masukan Set dan Reset maka
disebut dengan SR Flip-flop. SR Flip-flop terdiri
membentuk rangkaian- rangkaian yang cepat
dari satu rangkaian bistabil dan hanya dapat D Flip-flop
mengoperasikan satu bit bilangan biner.
D Flip-flop merupakan salah satu rangkaian flip-
Ada berbagai jenis konfigurasi yang dapat flop yang populer dan banyak dipakai dalam
dibuat dalam membangun sebuat SR Flip-flop, rangkaian dasar memori. Karena fungsi D flip-
diantaranya adalah dengan menggunakan dua flop yang real dapat menyimpan data 1 bit untuk
buah gerbang NAND, atau dengan dua buah sementara waktu. Waktu ini lah sering disebut
gerbang NOR. Kedua masing-masing gerabang dengan delay flip-flop atau D-Latch.
(NAND atau NOR) dihubungkan saling
menyilang, yakni output salah satu gerbang Pada dasarnya D Flip-flop ini hampir sama
NAND dihubungkan ke bagian input gerbang dengan SR Flip-flop dengan clock, hanya saja
NAND lainnya. Begitu juga halnya dengan yang membedakannya adalah input S dan R
gerbang NOR. dijadikan input D yang ditambahkan gerbang
NOT (inverter).

JK Flip-flop

Jk flip-flop merupakan jenis flip-flop yang


dibangun dengan dua buah SR flip-flop clocked
yang digabungkan menjadi satu. Yang mana
kedua output dari flip-flop yang pertama
dihubungkan dengan input flip-flop kedua Rangkaian D flip flop yang dibangun dengan
secara berderet. Sedangkan output flip-flop menggunakan gerbang AND, NOR dan NOT.
yang kedua diumpanbalikan kepada input flip-
flop yang pertama sehingga flip-flop yang
T Flip-flop
pertama dapat disebut sebagai master (induk),
dan flip-flop kedua disebut sebagai slave
T Flip-flip merupakan salah satu jenis flip-flop
(pembantu). Sifat flip-flop yang kedua akan
yang kedua outputnya diumpanbalikan kembali
mengikuti sifat flip-flop yang pertama.
(feedback) ke bagian input SR flip-flop. Adapun
rangkaiannya T flip-flop adalah sebagai berikut:

Dari gambar diatas dapat dijelaskan bahwa flip-


flip yang pertama dapat bekerja apabila
diberikan pulsa clock 1, sedangkan flip-flop
yang kedua akan bekerja pada pulsa clock 0. Rangkaian T flip-flop yang dibangun dengan 2 buah
Hal ini karena adanya gerbang NOT (inverter) gerbang NAND dan dua gerbang AND
dari input clock flip-flop yang pertama ke input
flip-flop yang kedua.
Jika digambarkan dengan diagram waktu, 3.3.2 percobaan kedua
rangkaian flip-flop T maka akan tampak seperti  Software proteus disiapkan.
berikut:  IC 7408 (SN74LS08), LED ,
LOGICTOGGLE, dan ground.
 Rangkaian dibuat seperti pada gambar
dibawah

Diagram waktu T flip-flop

3. METODOLOGI
3.1.Waktu dan Tempat  Input diatur sesuai tabel
Praktikum ini dilaksanakan pada:  Tabel dilengkapi
Hari : Jumat  Diagram waktu digambarkan dari hasil
Tanggal : Oktober 2021 yang diperoleh
Tempat : Dirumah 3.3.3 percobaan ketiga
3.2.Alat dan Bahan  Software proteus disiapkan.
 Laptop/Pc  IC 7474 , LED , LOGICTOGGLE, dan
 Logictoggel ground. Disiapkan dan catu daya dalam
 led keadaan mati
 Modul Perangkat Praktikum  Pasangkan kabel catu daya,pin 7 ground,
Rangkaian Digital dan pin 14 pada Vcc
 IC-TTL 7400, IC-TTL 7402,  Clock untuk kedua FF (1Clk dan 2Clk) dan
IC-TTL 7408 sambungkan clock tersebut dengan saklar
 IC-TTL 7474 dan 7475(FF- masukan 1 disatukan

Data), IC-TTL 7473 dan  Pin pin clear dengan vcc agar sinyal clear tidak
aktif dihubungkan
7476 (FF-JK)
 Hubungkan pin-pin preset kedua FF, kemudian
 Kabel penghubung hubungkan pada saklar masukan 4. Sinyal ini
3.3 Prosedur Percobaan berada pada posisi 0.
3.3.1 Percobaan Pertama  sinyal masukan 1D dengan saklar masukan 2,
 Software proteus disiapkan. dan sinyal masukan 2D dengan saklar masukan
3 dihubungkan.
 IC 7402 (SN74LS00),
LOGICTOGGLE,LED disiapkan dan  sinyal-sinyal keluaran 1Q, 1Qn, 2Q, dan 2Qn
dengan peraga LED dihubungkan
catu daya dalam keadaan off
 nilai masukan Clk, 1D, dan 2D divariasikan
 Rangkaian dibuat seperti pada gambar sesuai dengan tabel
dibawah  Rangkaian dibuat seperti pada gambar
dibawah

 Input diatur sesuai tabel


 Tabel dilengkapi
 Duagram waktu digambarakan
 Tabel dilengkapi dibawah
 Diagram waktu digambarkan sesuai  Tabel dilengkapi
dengan hasil yang diperoleh  Diagram waktu digambarkan sesuai
3.3.4 percobaan keempat dengan hasil yang diperoleh
 Software proteus disiapkan.
 IC 7475, LED , LOGICTOGGLE, dan 3.3.6 percobaan keenam
ground disiapkan dengan keadaan catu  Software proteus disiapkan.
daya off  IC 7476 ,LED , LOGICTOGGLE, dan
 Kabel catu daya, pin 5 pada vcc dan pin ground disiapkan dan catu daya dalam
ke 12 pada ground di pasang. keadaan off
 Hubungkan kedua clock IC 7475  kabel catu daya, pin 4 pada Vcc dan pin 11
kemudia sambungkan clock tersebut dipasangkan pada ground
dengan sinyal masukan 1  kedua clock IC tersebut digabungkan
 Masukan 1D, 2D, 3D dan 4D dihubungkan  pin-pin clear kedua FF dihubungkan kemudian
berturut turut pada saklar masukan sambungkan pada saklar masukan paling kanan.
Sinyal ini berada pada posisi 0.
 nilai masukan Clk, 1D, 2D, 3D dan 4D seperti
tertera pada tabel divariasika  Gabungkan pin 3 dengan 10. Misalkan sinyal
yang masuk melalui pin ini dinamakan sinyal K.
 Tabel dilengkapi
 Gabungkan pula pin 14 dan 7. Misalkan sinyal
 Diagram waktu digambarkan dengan
yang masuk melalui pin ini dinamakan sinyal J.
masing masing FF
 Hubungkan J dan K pada saklar masukan kedua
dan ketiga dari kiri. Hubungkan sinyal-sinyal
3.3.5 percobaan kelima keluaran 1Q, dan 2Q (pin 12 dan 9) pada peraga
 Software proteus disiapkan. LED.
 IC 7473 ,LED , LOGICTOGGLE, dan  Variasikan nilai masukan Clk, J, dan K berurutan
ground disiapkan dan catu daya dalam seperti tertera pada tabel, dan amati
keluarannya. Tuliskan hasil pengamatan pada
keadaan off
tabel yang telah disediakan
 kabel catu daya, pin 4 pada Vcc dan pin 11  Rangkaian dibuat seperti pada gambar
dipasangkan pada ground
dibawah
 kedua clock IC tersebut digabungkan
 Tabel dilengkapi
 pin-pin clear kedua FF dihubungkan
kemudian sambungkan pada saklar masukan  Diagram waktu digambarkan sesuai
paling kanan. Sinyal ini berada pada posisi 0. dengan hasil yang diperoleh
 Gabungkan pin 3 dengan 10. Misalkan sinyal
yang masuk melalui pin ini dinamakan sinyal 4. HASIL DAN ANALISIS
K.
Flip-flop adalah suatu rangkaian elektronika yang
 Gabungkan pula pin 14 dan 7. Misalkan sinyal
yang masuk melalui pin ini dinamakan sinyal
memiliki dua kondisi stabil dan dapat digunakan
J. untuk menyimpan informasi. Flip Flop merupakan
pengaplikasian gerbang logika yang bersifat
 Hubungkan J dan K pada saklar masukan
kedua dan ketiga dari kiri. Hubungkan sinyal- Multivibrator Bistabil. Dikatakan Multibrator
sinyal keluaran 1Q, dan 2Q (pin 12 dan 9) Bistabil karena kedua tingkat tegangan keluaran
pada peraga LED. pada Multivibrator tersebut adalah stabil dan
 Variasikan nilai masukan Clk, J, dan K hanya akan mengubah situasi tingkat tegangan
berurutan seperti tertera pada tabel, dan keluarannya saat dipicu (trigger).
amati keluarannya. Tuliskan hasil
pengamatan pada tabel yang telah disediakan R S Q
 Rangkaian dibuat seperti pada gambar
0 1 1 Set yaitu Qn atau tersimpan dalam memory
0 0 Qn Memory )
1 0 1 Reset
C D F1 F2
0 0 Qn Memory
0 1 1 Reset K
1 1 0 Terlarang 1 1 1 0
(x) 0 1 1 0
(percobaan pertama) 0 0 1 0
1 0 0 1
SR FLIP FLOP 1 1 1 0
1 0 0 1
1 0 1 0
R 0 1 1 0
(percobaan kedua)
S

Q Qn Qn CK

Qn Qn D

F1

F2
Pada percobaan pertama ini ketika dilihat dari
inputnya yaitu RESET dan SET yang dimana
ini merupakan jenis flip flop SR. SR flip flop ini (diagram waktu yang dihasilkan)
merupakan jenis yang paling sederhana.
Rangakain flip flop ini dapat dibuat dengan
menggunakan dua buah gerbang NAND dan
Pada percobaan yang kedua merupakan rangkaian
dua buah gerbang NOR. Kedua gerbang
d flip flop. Yang di mana rangkaian d flip flop ini
(NAND atau NOR) ini dihubungsilangkan
merupakan modifikasi dari rangkaian flip-flop SR
dimana output salah satu gerbang (NAND atau
hal ini dapat dilihat dari penambahan gerbang not
NOR) dihubungkan ke bagian input gerbang
atau invite inverter. Pada d flip-flop ini hanya
(NAND NOR), pada percobaan ini hanya
memiliki satu input yaitu berbeda dengan SR flip-
mengguanakan IC-7402 (NOR) saja.
flop dengan clock di mana SR flip-flop dengan
Dari tabel yang dihasilkan dari percobaan. klub ini memiliki input s dan r. Miflash ini
Ketika salah satu input R maupun S berlogika 1 memiliki fungsi untuk menyimpan data 1 bit
maka output yang dihasilkan pada Q akan untuk sementara.
berlogika 1 juga atau high, hal ini disebabkan Data flip-flop yang dilengkapi denganmasukan
karena output pada gerbang NOR pertama enable/clock. Fungsi input enable/clock ini adalah
dihubungkan dengan input gerbang NOR kedua untuk menahan data masukan pada jalur Data
maka pada saat output Q bernilai 1 amaka (input D) agar tidak diteruskan ke rangkaian RS
flip-flop. Pada saat input Clock berlogika rendah
output akan e k ndisi se a iknya atau set,
maka data output pada jalur Q akan ditahan
kemudian jika R dan S berlogic 0 maka output Q akan (memori 1 bit) walaupun logika pada jalur input
bertahan pada kondisi sebelumnya dan tidak berubah
Data berubah. Kondisi inilah yang disebut PRESET.
sebagai dasar dari memor 1 bit
C1K 1D 2D 3D 4D 1Q 2Q 3Q 4Q
Clk 1D 2D 1Q 1Qn 2Q 2Qn 0 1 1 1 1 1 1 1 1
0 1 1 1 0 1 0 0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 1 1 0 1 0 1 0 1 0 1
1 0 1 0 1 1 0 1 1 0 1 0 1 0 1 0
1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 1
1 0 1 0 1 1 0 0 1 0 1 0 1 0 1 0
0 1 0 1 0 0 1 0 0 1 0 2 0 1 0 1
0 0 1 0 1 1 0 0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1
1 1 1 1 0 1 0 (percobaan 4)
(percobaan ketiga

C1K
C1K
1D
1D
2D
2D
3D
1Q
4D
1Qn
1Q
2Q
2Q
2Qn
3Q

(diagram waktu yang dihasilkan) 4Q

Pada percobaan ketiga ini menggunakan dua


buah IC 7474 yang dimana pada percobaan ini (diagram waktu dari hasil yang diperolah)
terdiri dari 3 inputan yaitu C1K, D, dan S. Pada percobaan keempat ini menggunakan IC
Percobaan ketiga ini merupakan rangkaian data 7475. Pada percobaan ini memiliki penyimpanan
flip flop sama dengan percobaan kedua, hanya sebanyak 4 bit maka diperlukan empat buah data
saja percobaan ketiga ini menggunakan IC 7474 flip flop. Dilihat dari hasil percobaan bahwa nilai
sedangkan percobaan kedua menggunakan 2 input data D yangd dimasukan sama dengan
buah gerbang NAND, 2buah gerbang NOR dan output Q q yang dihasilkan, hal ini juga sama
ditambahkan gerbang logika NOT. Pada IC dengan penyimpanan data pada bit 23 dan 4. data
7474 ini memiliki 2 terminal CLEAR dan yang berada pada masukan D akan disimpan pada
output Q hanya apabila input clock Cp dalam keadaan 1
pulsa. namun jika clock Cp berkondisi 0, maka
perubahan informasi pada input D tidak akan C1K J K 1Q 2Q
mempengaruhi output Q sampai kondisi Cp 1 kembali.
1 0 0 0 1
0 0 0 Qn Qn
C1K J K 1Q 2Q
1 0 0 Qn Qn
1 0 0 memory Memory
0 0 1 Qn Qn
0 0 0 memory Memory
1 0 1 Qn Qn
1 0 0 Memory Memory
0 0 1 Qn Qn
0 0 1 0 1
1 1 0 1 0
1 0 1 0 1
0 1 0 Qn Qn
0 0 1 0 1
1 1 0 1 0
1 1 0 1 0
0 0 1 0 1
0 1 0 0 1
1 0 1 Qn Qn
1 1 0 1 0
0 0 1 Qn Qn
0 0 1 0 1
(percobaan keenam)
1 0 1 0 1
0 0 1 1 0
(percobaan kelima) C1K

C1K
K

J
1Q

K
2Q

1Q

(diagram waktu yang diperoleh)


2Q
Pada percobaan enam ini menggunakan IC
7476 yang memiliki dua buah FF JK. Pada
Pada percobaan kelima ini dengan
percobaan keenam ini hampir sama dengan
mengguankan IC 7473 yang dimana percobaan
percobaan keima yang dimana jika input J=0 dan
kelima ini merupakan rangkaian flip flop JK. Jk K=1, maka output Q akan berlogika 0 atau reset, itupun
flip-flop merupakan jenis flip-flop yang dibangun
ketika pulsa pertama masuk ke input Cp yang bergerak
dengan dua buah SR flip-flop clocked yang
dari 1 ke 0.
digabungkan menjadi satu. Yang mana kedua output
dari flip-flop yang pertama dihubungkan dengan input
flip-flop kedua secara berderet. Sedangkan output flip- 3. KESIMPULAN
flop yang kedua diumpanbalikan kepada input flip-
flop yang pertama sehingga flip-flop yang pertama Dari percobaan ini dapat diambil kesimpulan
dapat disebut sebagai master (induk), dan flip-flop bahwa:
kedua disebut sebagai slave (pembantu). Pada saat
1. Flip-flop merupakan salah satu pengaplikasian
input J=0 dan K=1, maka output Q akan berlogika 0
dari beberapa gerbang digital sehingga dapat
atau reset, itupun ketika pulsa pertama masuk ke
menyimpan bilangan biner 1 bit. Pada dasarnya
input Cp yang bergerak dari 1 ke 0.
rangkaian Flip-flop terdiri dari sebuah
rangkaian multivibrator bistabil. Flip-flop
memiliki dua keluaran yang dinamakan
se agai k ndisi dan ’, yang mana ’ ada ah
kondisi kebalikan dari Q
2. Rangakain Flip flop ini memiliki beberapa
jenis antara lain, yaitu SR Flip-flop, JK
Flip-flop, D Flip-flop, dan T Flip-flop.
Yang diamana SR flip flop inilah yang
menajdi dasara dari flip flop lainnya.
Serta terdapat hasil input memory dan
Qn, memory ini merupakan output Q
yang dihasilkan akan sama dengan
inputnya

4. DAFTAR PUSTAKA
[1] https://skemaku.com/mengenal-rangkaian-
flip-flop-dan-cara-kerja-rangkaian-flip-flop-
pada-teknik-digital/ ( diakses pada Sabtu,30
oktober 2021 pukul 14.20 wib).
[2] Modul 3 praktikum sistem digital
LAMPIRAN
 PERCOBAAN 6

 PERCOBAAN 5

PERCOBAAN 4
 PERCOBAAN KETIGA

 PERCOBAAN KEDUA

 PERCOBAAN KESATU

Anda mungkin juga menyukai