Anda di halaman 1dari 4

Il s'agit maintenant d'examiner des dispositifs traitant plusieurs informations la fois et comportant pour ce faire : y y y un groupe de bascules alimentes

s par une horloge un rseau combinatoire d'entre qui labore les commandes d'excitation des bascules un rseau de sortie donnant l'tat des bascules

Le fonctionnement va se traduire par un tableau de vrit ou figurent en entre y y y y y les tats antrieurs des bascules les informations d'entre les commandes d'entre les commandes de sortie l'horloge

en sortie y y les tats futurs des bascules les tats des sorties du registre

Trois fonctions sont ralises par le registre y y y mmorisation d'une information place en entre et recopie comptage et dcomptage : le registre contient la valeur n puis affiche n+1 (ou n-1) dcalage : l'tat des bascules glisse d'un rang dans un sens ou l'autre

La constitution d'un registre fait appel aux bascules fonctionnement par front (RS, D ou JK), jamais des bascules niveau. Dans tous les cas les horloges sont communes et les sorties d'une bascule sont connectes aux entres suivantes. Les diffrences essentielles vont se situer au niveau des entres et des sorties d'un registre.

Prsentation :

Ces circuits sont le plus souvent forms de bascules synchrones relies l'une la suite de l'autre et commandes par le mme signal d'horloge. L'tat de la premire bascule se dcale aux bascules suivantes d'o le nom de circuits dcalage. Ils sont trs utiliss comme circuit de temporisation, comme circuit de mmoire et de traitement de l'information. Une application importante des registres dcalage est la transmission srie de donnes logiques.

exemple de registre dcalage

Soit un registre constitu de 4 bascules D front montant, supposons un tat initial des sorties Q de chaque bascule tel que sur la figure. On dit que l'ensemble constitue un registre de contenu 1011. Supposons maintenant que l'on prsente un niveau 1 sur l'entre, p que l'on applique une uis impulsion sur C. Sur le front montant, chaque bascule va recopier sa sortie l'information prsente son entre juste avant le front montant. On ralise ainsi un dcalage vers la droite. Rappelons qu'en base 2 un dcalage vers la droite reprsente une division par 2, tandis qu'un dcalage vers la gauche correspond une multiplication par deux. Dans le cas prsent, on a un registre chargement et lecture srie. C'est le plus simple, mais le plus lent. Il prsente en outre l'inconvnient de perdre son contenu si on veut le lire, aussi pour remdier ce dfaut a-t-on imagin des modes de chargement parallle et des modes de lecture parallle plus rapide et non destructeurs de l'information. Toutes les combinaisons sont possibles, on peut mme avoir les 4 possibilits sur un mme registre avec en outre une possibilit de dcalage aussi bien gauche qu' droite. Illustrons ce principe avec un registre base de JK

Notons que l'entre parallle est prioritaire, le dcalage ne peut se faire que si T = 0, si T = 1 on a la possibilit de chargement parallle.

Explication :

Dans ce nouveau circuit, les bascules sont relies en cascade ; la sortie de l'une est relie l'entre de la suivante. Les entres CLOCK, par contre, sont toutes relies entre elles. Ainsi, une unique entre d'horloge commande les quatre bascules simultanment. Puisque quatre bascules sont intercales entre l'interrupteur et la LED, il faut donc quatre impulsions d'horloge pour transmettre l'information sur l'tat de l'interrupteur de l'entre la sortie du circuit o se trouve la LED.

La premire impulsion transfre l'information de l'entre la sortie de la premire bascule, la seconde la transmet la sortie de la deuxime bascule et ainsi de suite jusqu' la quatrime. L'information se dcale donc en se propageant de l'entre de la premire bascule la sortie de la quatrime bascule au bout de quatre impulsions d'horloge.
Le circuit de la figure 3 constitue un registre dcalage.

Anda mungkin juga menyukai