Anda di halaman 1dari 13

PROCESADORES

RISC

GRUPO 7:

GUTIERREZ INCA, ALI MANUEL

CABRERA OJEDA, EDWIN RUSSEL

INTRODUCCION

En arquitectura computacional, RISC (del ingls Reduced


Instruction Set Computer, en espaol Computador con
Conjunto de Instrucciones Reducidas) es un tipo de diseo de
CPU generalmente utilizado en microprocesadores o micro
controladores
con
las
siguientes
caractersticas
fundamentales:

Instrucciones de tamao fijo y presentadas en un reducido


nmero de formatos.

Slo las instrucciones de carga y almacenamiento acceden a


la memoria de datos.

FABRICANTES

Fabricantes de chips RISC hay numerosos especialmente por su


extensa utilizacin para servidores y estaciones de trabajo desde la
dcada de los 80.

Los principales chips RISC para este entorno son los fabricados por
Hewlett Packard (PA-RISC), Digital Equipment (Alpha), Silicon
Graphics (con sus unidades MIP) y Sun Microsystems (SPARC). IBM,
por su parte, utiliza la arquitectura RISC para sus ordenadores de
gama alta y fue su propia arquitectura POWER la que se utiliz para
desarrollar el primer PowerPC.

FABRICANTES
PowerPC

PowerPC (usualmente abreviada PPC) es el nombre


original de la arquitectura de computadoras de tipo RISC,
que fue desarrollada por IBM, Motorola, y Apple.

DEC

Alpha

DEC Alpha es una arquitectura de microprocesadores


diseada por DEC e introducida en 1992 bajo el nombre
AXP, como reemplazo a la serie VAX. Cuenta con un
conjunto de instrucciones RISC de 64 bits especialmente
orientada a clculo de coma flotante.

MIPS

(procesador)

Con el nombre de MIPS (siglas de Microprocessor without


Interlocked Pipeline Stages) se conoce a toda una familia de
microprocesadores de arquitectura RISC desarrollados por MIPS
Technologies.

Arquitectura

ARM

ARM es una arquitectura RISC de 32 bits y recientemente con la


llegada de su versin V8-A tambin de 64 Bits desarrollada por
ARM Holdings.

Sun

SPARC

SPARC (del ingls Scalable Processor ARChitecture) es una


arquitectura RISC big-endian. Es decir, una arquitectura con un
conjunto de instrucciones reducidas.

Fue originalmente diseada por Sun Microsystems en 1985, se


basa en los diseos RISC I y II de la Universidad de California en
Berkeley que fueron definidos entre los aos 1980 y 1982.

VELOCIDADES

El PowerPC

970 G5 (2003) implementacin 64-bit derivada del IBM Power 4. Velocidades de 1,4 GHz, 1,6 GHz, 1,8
GHz, 1,9 GHz, 2,0 GHz, 2,1 GHz, 2,3 GHz, 2,5 GHz, y 2,7 GHz.

DEC Alpha

El 16 de agosto de 2004 HP anunci el lanzamiento del EV7z a 1,3 GHz, y que ste es el ltimo
modelo Alpha que van a producir.

MIPS (procesador)

Las ltimas versiones fueron llamadasR16000yR16000A a 700-800 MHz, caracterizndose por una
mayor velocidad de reloj, cach L1 adicional y chips de menor tamao.

Arquitectura ARM

Las ultimas versiones, llamadas Familia Crtex de mas de 136 DMIPS @ 170 MHz32 (0.8
DMIPS/MHz,33 MHz).

Sun SPARC

Advanced Product Line (APL), lanzado a mediados de 2004 de velocidades entre 1,35 y 2,7 GHz.

Sistema Operativo
Ejemplos de tecnologa RISC son los sistemas :

SPARC = Scalable Processor ARChitecture de la empresa Sun (utiliza


Solaris, sistema operativo de ambiente Unix).

POWER PC, 1993, diseado por Apple, Motorola e IBM, son utilizados
en PCs de Apple.

Macinstosh y mainframes de IBM (RS/6000 y AS/400) con sistemas


operativos AIX y Windows NT.

El PowerPC se conoce tambin como G3, G4, G5 (alcanza un billon de


operaciones de punto flotante por segundo).

Evolucin de RISC

El primer sistema considerado como RISC; era


lasupercomputadoraCDC 6600, diseada en 1964 porSeymou
Cray.

Posteriormente una de las primera carga/almacenamiento


fuelaminicomputadoraData GeneralNova,diseadoen
1968porEdsonde Castro.

El proyecto RISC de laUniversidad de Berkeleycomenz


en1980bajo la direccin deDavid A. Patterson, basndose en la
obtencin de rendimiento a travs del uso de la canalizacin y un
agresivo uso de los registros conocido comoventanas de
registros.

John Hennessycomenz un proyecto similar llamado MIPS en


laUniversidad de Stanforden1981

El primer intento por hacer una CPU basada en el concepto RISC


fue hecho enIBMel cual comenz en 1975, precediendo a los
dos proyectos anteriores. Nombrado como proyecto RAN

En1986, el rendimiento no era aceptable. A pesar se realizaron


varios proyectos de investigacin, incluyendo algunos nuevos
dentro de IBM que eventualmente llevaran a su sistemaIBM
POWER.

Aos 90: RISC:

Procesadores SPARC, PowerPC, Alpha, MIPS, PA-RISC, ARM, etc.

Slo instrucciones simples con operandos en registros.

Slo las instrucciones LOAD y STORE acceden a la memoria.

Instrucciones de 3 operandos.

Grandes bancos de registros.

Ventanas de registros (SPARC).

Direccionamientos sencillos en instrucciones LOAD y STORE.

Cdigos de operacin de longitud fija (32 o 64 bits).

Ejecucin segmentada (Pipepiling).

Arquitectura Harvard (Memorias de programa y datos separadas).

En la actualidad

Codificacin uniforme de instrucciones, lo que permite unade


codificacinms rpida.

Un conjunto de registros homogneo, permitiendo que cualquier


registro sea utilizado en cualquier contexto y as simplificar el
diseo del compilador.

Modos de direccionamiento simple con modos ms complejos


reemplazados por secuencias de instrucciones aritmticas
simples.

Los tipos de datos soportados en el hardware no se encuentran


en una mquina RISC.

Los diseos RISC tambin prefieren utilizar como caracterstica


un modelo de memoria Harvard, donde los conjuntos de
instrucciones y los conjuntos de datos estn conceptualmente
separados.

Gracias