FLIP - FLOP
Pendahuluan
Elektronika digital mengelompokan rangkaian logika ke dalam dua kelompok:
1. Rangkaian logika gabungan dengan menggunakan gerbang dasar logika AND,
OR dan NOT, dimana pada kelompok ini keluaran logika tergantung pada logika
masukannya.
2. Rangkaian logika sekuensial, dimana level logika keluaran dipengaruhi oleh level
logika yang tersimpan dan level logika masukan. Blok dasar rangkaian logika
sekuensial berupa flip-flop.
Simulasi
Masukan Keluaran
Keterangan
S R Q Q’
0 0 1 1 Kondisi terlarang
0 1 1 0 Set
1 0 0 1 Reset
1 1 ? ? Tri state/mengambang
simulasi
Flip-flop SR dengan Clock
Pada flip-flop SR ini, kerja Set dan reset berdasarkan pemberian pulsa
clock
Contoh
D Fip Flop
Data FF dapat dibentuk dari R-S FF dengan menambahkan inverter, sehingga hanya
ada satu terminal input untuk mengatur kondisi Reset atau Set
J-K Flip Flop
jenis lain dari flip-flop adalah J-K flip-flop. Berbeda dari S-R flip-flop di dalamnya
memiliki satu mode operasi baru, yang disebut toggle.
Edge-Triggerred
RANGKUMAN