Anda di halaman 1dari 7

SATUAN ACARA PERKULIAHAN

MATA KULIAH ELEKTRONIKA ANALOG


KODE / SKS : KK041301 / 3
Pertemuan
Ke
P!! "a#a$an
Dan TIU
Su% P!! "a#a$an &an
TIK
Te!n'!
Pem%e(a)ar
an
Me&'a Tu*a$ Re+eren$'
1 Konsep dasar
dan karakteristik
arus-tegangan
Dioda pn, BJT,
MOSFET dan
JFET.
TIU :
en!e"asan u"ang
konsep dasar
dan karakteristik
arus tegangan
en!e"asan u"ang konsep dasar dan karakteristik arus
tegangan dioda pn, Transistor Bipo"ar #BJT$,
TransistorUnipo"ar #%MOS, MOS, &MOS, dan JFET$.
Ma'asis(a )a)pu )en!e"askan konsep dasar dan
karakteristik arus-tegangan Dioda pn, Transistor
Bipo"ar #BJT$, Transistor Unipo"ar #%MOS, MOS,
&MOS, dan JFET$.
Ku"ia'
)i)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. /:
+a". 01/ s2d
313.
/ 4na"isis dan
desain rangkaian
*ias seder'ana
#BJT dan FET$.
TIU :
Bias serta sin5a"
pada e"ektronika
ana"og #BJT dan
FET$:
enguat transistor: ko)ponen *ias dan sin5a", operasi sin5a"
ke6i", penguatan7 4na"isis dan desain rangkaian *ias:
rangkaian *ias 8 transistor7 rangkaian FET dan BJT,
rangkaian *ias "ainn5a. rinsip rangkaian *ias: sta*i"itas titik
9, sta*i"itas rangkaian *ias MOSFET. :ariasi desain: po(er
supp"a5 negati., dua" supp"ies, serta 6onto' desain.
Sensiti;itas: .ungsi sensiti;itas se6ara teori, )u"tipara)eter
sensiti;itas.
Ma'asis(a )a)pu )e)a'a)i, )endesain,
)engana"isa, dan )e"akukan per'itungan pada
rangkaian *ias seder'ana #BJT dan FET$, rangkaian
*ias 8 resistor.
Ma'asis(a )a)pu )e)a'a)i po(er supp"5 negati.,
dua" supp"ies, .ungsi sensiti;itas se6ara teori,
)u"tipara)eter sensiti;itas.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". <=> s2d
8/1.
< 4na"isis dan
desain rangkaian
su)*er arus
#BJT dan FET$.
TIU :
Konsep su)*er
arus, FET dan
BJT 6urrent-
)irror, desain
dan ana"isis
su)*er arus
FET dan BJT,
)u"tip"e outpu
t
enguatan arus se*ua' su)*er arus. Su)*er arus penguatan
tinggi: )irror dengan ko)pensasi su)*er arus,su)*er arus
?i"son dan ?id"ar, su)*er arus dengan resistor e)itter,
6as6ade 6urrent )irror. Su)*er arus untuk sin5a" ana"og.
Ketidaktergantungan *ias ter'adap sup"ai dan te)peratur.
Ma'asis(a )a)pu )e)a'a)i, )endesain, )e"akukan
per'itungan, dan )engana"isis rangkaian su)*er
penguatan tinggi, su)*er atus ?i"son dan ?id"ar,
su)*er arus dengan resistor e)iter, 6as6ode 6urrent
)irror, serta su)*er arus untuk sin5a" ana"og.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". 8/1 s2d
80>.
8 Mode" dan
rangkaian
pengganti sin5a"
ke6i" BJT dan
FET.
-angkaian
eki;a"en sin5a"
ke6i" &E dan
&S, &B dan &@,
&& dan &D
#-out, -in, 4i,
4;$.
TIU :
rinsip ana"isis
sin5a" ke6i".
Mode" sin5a"
ke6i" BJT dan
FET
-esistansi output, input dan output rangkaian. Menentukan
para)eter sin5a" ke6i" dari kur;a karakteristik. Diode-
6onne6ted transistor untuk BJT dan MOSFET. -angkaian
eki;a"en sin5a" ke6i" transistor *ipo"ar dan unipo"ar: penguat
kop"ing "angsung dan kop"ing kapasiti., kapasitor *5pass.
Konsep dasar, ana"isa dan per'itungan ko)ponen diskrit
6o))on-e)itter #&E$ dan 6o))on-sour6e a)p"i.ier #&S$
6o))on-*ase#&B$ dan 6o))on gate a)p"i.ier #&@$, serta
6o))on-6o"e6tor #&&$ dan 6o))on-drain a)p"i.ier #&D$ :
rangkaian as"i dan rangkaian eki;a"en sin5a" ke6i"n5a,
rangkaian untuk )endapatkan -out, -in, 4i, 4;.
Ma'asis(a )a)pu )en!e"askan dan )engana"isis
)ode" dan rangkaian pengganti sin5a" ke6i" serta diode-
6onne6ted transistor untuk BJT dan FET.
Ma'asis(a dapat )enentukan input dan output
rangkaian, para)eter sin5a" ke6i" )e"a"ui kur;a
karakteristik, penguat kop"ing "angsung dan kop"ing
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". 838 s2d
A1/.
-e. / :
+a". 113 s2d
1<0
kapasiti., serta kapasitor *5pass.
Ma'asis(a )a)pu )en!e"askan, )e"akukan
per'itungan dan ana"isis sin5a" ke6i" pada rangkaian &E
dan &S, &B dan &@, && dan &D, serta ;aria*e" -out,
-in, 4i, 4;.
A enguat
)enggunakan
duan dan tiga
transistor #BJT
dan FET$.
TIU :
4na"isis dan
per'itungan -out,
-in, 4i, 4;
penguat.
4na"isis dan per'itungan -out, -in, 4i, 4; penguat dengan
kon.igurasi kaskade # untuk BJT dan FET $, 6o))on
6o""e6tor B 6o))on *ase, 6o))on 6o""e6tor B 6o))on
e)itter. enguat pasangan Dar"i)ngton: rangkaian pengganti
sin5a" ke6i", )ode" sin5a" ke6i", )ode" sin5a" *esar, )ode"
dengan ta)*a'an arus *ias. enguat MOS dan FET se*agai
*e*an resistor. Su*rangkaian *e*an akti. #BJT dan FET$.
enguat 6o))on-gate dengan *e*an akti.. -esistansi output
se*ua' su)*er arus: )enggunakan resistansi e)itter #BJT$
atau sour6e #FET$ untuk )eningkatkan -out, su)*er arus
?id"ar.
Ma'asis(a )a)pu )en!e"askan, )engana"isis, dan
)e"akukan per'itungan -out, -in, 4i, 4; penguat dengan
kon.igurasi kaskode #untuk BJT dan FET$, &&B&B,
&&B&E, penguat pasangan Dar"ington, su* rangkaian
*e*an akti. #BJT, FET$, penguat &@ *e*an akti., penguat
dou*"e-6as6ode dengan *e*an akti., )enggunakan
resistansi e)iter #BJT$ atau sour6e #FET$ untuk
)eningkatkan -out.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". A1/ s2d
A/3
-e. /:
+a". 1<0 s2d
1<=
0 enguat
di.erensia" BJT
dan FET 5ang
seder'ana,
)enggunakan
*e*an akti., serta
6as6ode.
Konsep dasar penguat di.erensia" )enggunakan FET #sour6e-
6oup"ed pair$ dan BJT #e)itter-6oup"ed pair$. 4na"isis dan
per'itungan 4d, 46, :d, :6, &M--, -out, -in, 4; pada penguat
de.erensia" seder'ana #BJT dan FET$, penguat di.erensia"
dengan ko)*inasi FET dan BJT, pendekatan positi. dan
negati. 6o))on )ode pada rangkaian, )ode" sin5a" ke6i"
serta rangkaian eki;a"en sin5a" ke6i" penguat di.erensia" #BJT
dan FET$, penguat di.erensia" )enggunakan *e*an akti.,
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". A/1 s2d
A3/.
TIU :
Konsep dasar
penguat
di.erensia"
)enggunakan
FET #sour6e-
6oup"ed pair$
dan BJT
#e)itter-6oup"ed
pair$.
enguat di.erensia" kaskade, )asa"a' *ias dan input o..sets
pada penguat di.erensia" #BJT dan FET$.
Ma'asis(a )a)pu )en!e"askan, )engana"isis, dan
)e"akukan per'itungan 4d, 46, :d, :6, &M--, -out, -in,
4; pada )ode" sin5a" ke6i" serta rangkaian eki;a"en sin5a"
ke6i" penguat di.erensia" seder'ana #BJT dan FET$,
penguat di.erensia" dengan ko)*inasi FET dan BJT,
penguat di.erensia" )enggunakan *e*an akti. dan penguat
di.erensia" kaskade.
3 Konsep dasar
penguat
(ide*and, a"at
*antu untuk
ana"isis
rangkaian
dina)ik, dan
respon .rekuensi
renda'.
TIU :
Konsep dasar
penguat
(ide*and
Konsep dasar penguat (ide*and: pengertian daera'
.rek(ensi renda', )enenga', dan tinggi pada penguat
(ide*and, konsep per'itungan .rek(ensi respon.
4"at *antu ana"isis rangkaian dina)ik untuk )enentukan
4;#s$ atau 4;#!$, 4i#s$ atau 4i#!$, Cin#s$ atau Cin#!$,
Cout#s$ atau Cout#!$ )enggunakan Bode "ot. -espon
.rek(ensi renda' : e.ek 6apasitor *5pass dan kapasitor
kop"ing, kapasitor kop"ing kedua, )etode konstanta (aktu
'u*ung pendek.
Ma'asis(a )a)pu )en!e"askan konsep dasar penguat
(ide*and serta pengertian daera' .rekuensi renda',
)enenga', dan tinggi pada penguat (ide*and, konsep
per'itungan .rekuensi respon, dan )enentukan 4;#s$,
4i#s$, Cin#s$, dan Cout#s$ )enggunakn Bode "ot.
Ma'asis(a )a)pu )e"akukan per'itungan dan ana"isis
respon .rekuensi renda' se*agai da)pak kapasitor
*5pass, kop"ing, kop"ing kedua, dan penggunaan )etode
konstanta (aktu 'u*ung pendek.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". A1= s2d
0>1
1 -espon
.rekuensi tinggi
untuk BJT dan
4na"isis dan per'itungan pada transistor .rekuensi tinggi #BJT
D FET$ : ske)a penguatan, rangkaian eki;a"en .rekuensi
tinggi, rangkaian eki;a"en sete"a' di"akukan trans.or)asi,
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". 0>= s2d
0A0
FET.
-espon
.rekuensi
penguat
di.erensia" satu
tingkat #BJT,
FET$ dan
penguat dua
tingkat #BJT,
FET$.
TIU :
4na"isis dan
per'itungan
pada transistor
.rekuensi tinggi
#BJT D FET$
)enggunakan teore)a Mi""er, dan Bode "ot untuk 6o))on-
gate dan 6o))on-*ase, 6o))on-e)itter dan 6o))on-
sour6e.
4na"isis dan per'itungan respon .rekuensi penguat di.erensia"
satu tingkat #BJT, FET$ : 4d #s$, pe)*e*anan input dan
output pada .rek(ensi tinggi, 46#s$, &M--, Band(itd' dari
penguat di.erensia" *ertingkat. -espon .rek(ensi penguat dua
tingkat #BJT dan FET$.
Ma'asis(a )a)pu )en!e"askan, )e"akukan per'itungan
dan ana"isis pada transistor .rekuensi tinggi #BJT D FET :
&@E &BE &&E dan &S$ dengan )e)*uat ske)a
penguatan, rangkaian eki;a"en .rekuensi tinggi, rangkaian
eki;a"en sete"a' di"akukan trans.or)asi, )enggunakan
teore)a Mi""er, dan Bode "ot.
Ma'asis(a )a)pu )e"akukan per'itungan dan ana"isis
respon .rekuensi penguat di.erensia" satu tingkat #BJT,
FET$ serta respon .rekuensi penguat dua tingkat #BJT,
FET$, 4d #s$, 46 #s$, &M--, dan *and(itd'n5a.
= Teori u)pan
*a"ik idea", e.ek
sensi;itas,
*and(itd', dan
distorsi.
TIU :
Teori u)pan
*a"ik negati.
idea"
Teori u)pan *a"ik negati. idea" : kon.igurasi penguat u)pan
*a"ik se6ara u)u), persa)aan u)pan *a"ik idea", 4.,
per*aikan .aktor. Be*erapa da)pak ter'adap sensiti;itas,
*and(itd', dan distorsi: e.ek u)pan *a"ik ter'adap
sensiti;itas, sensiti;itas penguat u)pan *a"ik *ertingkat, e.ek
u)pan *a"ik pada *and(idt', e.ek u)pan *a"ik pada distorsi
non"inier dan derau #noise$, serta persa)aan-persa)aan 5ang
terkait.
Ma'asis(a )a)pu )en!e"askan teori u)pan *a"ik negati.
idea", kon.igurasi penguat u)pan *a"ik se6ara u)u),
persa)aan u)pan *a"ik idea", 4., per*aikan .aktor.
Ma'asis(a dapat )en!e"askan, )e"akukan per'itungan
dan ana"isis e.ek u)pan *a"ik ter'adap sensi;itas,
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". 00= s2d
031
sensi;iats penguat u)pan *a"ik *ertingkat, e.ek u)pan
*a"ik pada *and(itd', dan e.ek u)pan *a"ik pada distorsi
non"inear dan derau #noise$.
1> K"asi.ikasi
penguat u)pan
*a"ik #:&:S,
&&:S, &&&S,
dan :&&S$ dan
teori u)pan
*a"ik pada
pe)*e*anan.
Kon.igurasi pengutan idea" dan u)pan *a"ik : *e*an dan
su)*er sin5a" idea", u)pan *a"ik tegangan, arus, seri, dan
para"e". Da)pak u)pan *a"ik pada -o dan -i : u)pan *a"ik
tegangan seri, u)pan *a"ik arus para"e". K"asi.ikasi penguat
u)pan *a"ik: tegangan para"e" dan seri, arus para"e" dan seri,
serta sasaran desain se*agai :&:S, &&:S, &&&S, dan
:&&S. 4na"isis rangkaian u)pan *a"ik 5ang tidak idea" :
u)pan *a"ik tegangan para"e", resistansi input dan output.
Desain trans6ondu6tan6e a)p"i.ier.
Ma'asis(a )a)pu )en!e"askan, )e"akukan per'itungan
dan )engana"isis penguat u)pan *a"ik tegangan, arus,
seri, para"e", :&:S, &&:S, &&&S, dan :&&S.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
soa"
-e. 1:
+a". 031 s2d
0=1
11 enguat u)pan
*a"ik FET
dan BJT,
serta
sta*i"itas
penguat
u)pan
*a"ik.
er*edaan topo"ogi penguat : penguat non-in;erting se*agai
rangkaian u)pan *a"ik, ana"isis penguat non in;erting
)enggunakan teori u)pan *a"ik. enguat u)pan *a"ik
sing"e-ended : u)pan *a"ik arus, tegangan, seri, para"e",
konstruksin5a, pengaru' sin5a", peru*a'an .asa, serta
persa)aan-persa)aan 5ang terkait. Sta*i"itas penguat u)pan
*a"ik : Bode "ot untuk penguat sta*i" dan tidak sta*i" #gain
dan p'ase )argin$, sta*i"itas saat 4#$ di*erikan, respon
.rek(ensi "up tertutup, ko)pensasi .rek(ensi, dan s"e( rate.
Ma'asis(a )a)pu )en!e"askan, )e"akukan per'itungan
dan ana"isis penguat nonin;erting se*agai rangkaian
u)pan *a"ik, penguat u)pan *a"ik sing"e-ended, sta*i"itas
penguat u)pan *a"ik untuk kondisi sta*i" dan tidak sta*i"
#gain )argin dan p'ase )argin$, sta*i"itas saat 4#$
di*erikan, respon .rekuensi "up tertutup, ko)pensasi, dan
s"e( rate.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
-e. 1:
+a". 0=1 s2d
3/1
1/ Osi"ator
sinusoida
dan
pengantar
Op-4M.
Teori u)u) osi"ator sinusoida, kriteria Bark'ausen. Osi"ator
!e)*atan ?ien. Osi"ator pergeseran .asa. Osi"ator &o"pitts.
Osi"ator 9uartF 6r5sta" : sta*i"itas .rek(ensi, resonator
krista", osi"ator ier6e. engantar operasiona" a)p"i.ier #Op-
4)p$ : si)*o" dan ter)ina", Op-4)p idea", Op-4)p praktis,
para)eter Op-4)p #tegangan input o..set, arus input *ias,
i)pedansi input, arus input o..set, i)pedansi output,
6o))on-Mode -e!e6tion -atio$, s"e( rate, dan respon
.rek(ensi.
Ma'asis(a )a)pu )en!e"askan teori u)u) osi"ator
sinusoida. Dapat )e"akukan per'itungan dan
)engana"isis Osi"ator !e)*atan ?ien. Osi"ator pergeseran
.asa. Osi"ator &o"pitts. Osi"ator 9uartF 6r5sta". Ma)pu
)en!e"askan konsep dasar Op- 4)p serta para)eter-
para)eter Op-4)p
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
Soa"
-e. 1:
+a". 3/1 s2d
381
-e. / :
+a". 130 s2d
1=1.
1< E;a"uasi Diskusi, ,ati'an soa" dan 9uis
Ma'asis(a dapat )engu"ang ke)*a"i )engenai )ateri
perku"ia'an 5ang te"a' di a!arkan.
Ma'asis(a dapat )engeta'ui *a'an apa sa!a 5ang akan
diu!ikan.
Ku"ia'
Mi)*ar
apan
Tu"is,
O+
,ati'an
soa"
"u!u Re+eren$' :
1. %or*ert -. Ma"ik, Electronics Circuits : Analysis, Simulation, and design, renti6e +a"", 1==A.
/. T'o)as ,.F"o5d, Electronics Fundamentas : Circuit, Devices, and applications, renti6e +a"", 1==A.
"u!u A,uan :
1. J. Mi"")an and &. &. +a"kias, Integrated Electronics : 4na"og and Digita" &ir6uit and S5ste)s, M6@ra(-+i"", 1=1/
/. J. Mi"")an and &. &. +a"kias, Microelectronics : Analog Circuits and Digital Systems, M6@ra(-+i"", 1=1/

Anda mungkin juga menyukai