Anda di halaman 1dari 2

This type of asynchronous counter counts upwards on each leading edge of the input clock signal

starting from 0000 until it reaches an output 1010 (decimal 10). Both outputs QB and QD
are now equal to logic 1 and the output from the NAND gate changes state from logic 1 to a
logic 0 level and whose output is also connected to the CLEAR (CLR) inputs of all the J-K
Flip-flops. This causes all off the Q outputs to be reset back to binary 000 on the count of 10.
Once QB and QD are both equal to logic 0 the output of the NAND gate returns back to a logic
level 1 and the counter restarts again from 0000. We now have a decade or Modulo-10
counter.

Using the same idea of truncating counter output sequences, the above circuit could easily be
adapted to other counting the connections to the AND gate. For example, a scale-of-twelve
(modulo-12) can easily be made by simply taking the inputs to the AND gate from the outputs at
QC and QD, noting that the binary equivalent of 12 is 1100 and that output QA is the
least significant bit (LSB).
Standard IC asynchronous counters are available are the TTL 74LS90 programmable ripple
counter/divider which can be configured as a divide-by-2, divide-by-5 or any combination of
both. The 74LS390 is a very flexible dual decade dricer IC with a large number of Ldevedi-by
combinations available ranging form 2, 4, 5, 10, 20, 25, 50, and 100.

Jenis ini jumlah kontra asynchronous ke atas pada setiap tepi terkemuka dari sinyal input jam
mulai dari "0000" sampai mencapai output "1010" (desimal 10). Kedua output QB dan QD
sekarang sama dengan logika "1" dan output dari gerbang NAND perubahan negara dari logika
"1" logika "0" tingkat dan output yang juga terhubung ke CLEAR (CLR) masukan dari semua JK
flip-Flops. Hal ini menyebabkan semua dari output Q diatur ulang kembali ke biner "000" pada
hitungan 10. Setelah QB dan QD keduanya sama dengan logika "0" output dari gerbang NAND
kembali kembali ke tingkat logika "1" dan counter restart lagi dari "0000". Kami sekarang
memiliki satu dekade atau Modulo-10 counter.

Menggunakan ide yang sama dari truncating urutan output counter, rangkaian di atas bisa dengan
mudah disesuaikan dengan lainnya menghitung koneksi ke gerbang. Misalnya, skala-of-dua
belas (modulo-12) dapat dengan mudah dibuat dengan hanya mengambil input ke gerbang dari
output pada "QC" dan "QD", mencatat bahwa biner setara dengan 12 adalah "1100" dan bahwa
output "QA" adalah yang paling sedikit signifikan (LSB).

Standard IC counter asynchronous tersedia adalah TTL 74LS90 diprogram riak counter /
pembagi yang dapat dikonfigurasi sebagai membagi-by-2, membagi-by-5 atau kombinasi dari
keduanya. The 74LS390 adalah sangat fleksibel ganda dekade IC driver dengan sejumlah besar
Pungutan-oleh "kombinasi yang tersedia mulai bentuk 2, 4, 5, 10, 20, 25, 50, dan 100.

Anda mungkin juga menyukai