Anda di halaman 1dari 28

Rancangan Paralel-in Serial-out

(74LS74N)

Oleh :

Birgita Ingrid Susanto

(4315030004)

Kelas BM 2A
Program Studi S1 Terapan Broadband Multimedia
Jurusan Teknik Elektro
Politeknik Negeri Jakarta
2016
KATA PENGANTAR
Puji syukur saya panjatkan kehadirat Allah SWT sehingga saya telah dapat
menyelesaikan makalah tentang Register Geser tipe PISO. Makalah ini dibuat untuk
memenuhi tugas pada mata kuliah Teknik Digital.
Makalah ini di buat sebagai tugas pada mata kuliah Teknik Digital, semoga dengan
adanya makalah ini dapat menambah pengetahuan dan teori-teori mengenai register geser tipe
PISO dalam sistem teknik digital tersebut.

Saya menyadari bahwa masih banyak kekurangan di dalam penyusunan makalah ini.
Oleh karena itu di butuhkan sebuah kritik dan saran yang sangat membangun dalam
pembuatan-pembuatan makalah selanjutnya.
Saya juga tidak lupa mengucapkan banyak terima kasih kepada semua pihak yang
telah mendukung hingga selesainya penyusunan makalah ini.

Depok, 2 Maret 2016

Penyusun

DAFTAR ISI
KATA PENGANTAR..................................................................................i
DAFTAR ISI................................................................................................ii
BAB I PENDAHULUAN..............................................................................1
1.1 Latar Belakang......................................................................................1
1.2 Rumusan Masalah.................................................................................1
2

1.3 Tujuan....................................................................................................2
BAB II LANDASAN TEORI........................................................................3
2.1 Pengertian Register Geser dan PISO..................................................3
2.2 Bentuk IC Register Geser Tipe PISO.................................................6
BAB III PERANCANGAN RANGKAIAN PISO......................................8
3.1 Komponen..............................................................................................8
3.2 Cara Kerja PISO.....................................................................................8
BAB IV SIMULASI HASIL MENGGUNAKAN MULTISIM.................9
4.1 Simulasi PISO........................................................................................9
BAB III PENUTUP........................................................................................18
5.1 Kesimpulan..............................................................................................18
DAFTAR PUSTAKA......................................................................................19
BAB 1
PENDAHULUAN
1.1 Latar Belakang
Seiring dengan perkembangan zaman, bidang digital juga
ikut berkembang pesat. Pada suatu lingkungan industri besar yang berhubungan erat
dengan dunia digital, dibutuhkan tenaga-tenaga ahli yang bisa menerapkandan
mengembangkan peralatan-peralatan digital. Tanpa kita sadari, kita sebagai orang
yang awam akan bidang digital hanya bisa menjadi pemakai dari barang-barang

digital yang ada di lingkungan sekitar kita tanpamempunyai rasa keingintahuan yang
tinggi akan bidang ini. Sehingga bidang digital ini kebanyakan dikuasai oleh orangorang dari negara lain yang
mau belajar dan mempunyai keingintahuan yang tinggi. Meskipun
di Indonesia juga banyak yang mampu menguasai bidang ini, akan tetapi itu hanya
beberapa orangyang benar-benar mampu dan kompeten.
Sehingga dengan melihat berbagai permasalahan yang ada, negara Indonesia
ini butuh orang-orang yang mampu dan kompeten untuk bisa mengelola dan
mengembangkan dunia digital di Indonesia dan juga agar Indonesia dapat
berkompetisi di dunia Internasional.
1.2 Rumusan Masalah
1. Apa yang di maksud dengan Register Geser?
2. Komponen apa saja yang dibutuhkan dalam membuat rangkaian PISO ?3
3. Tahapan apa yang perlu dilakukan untuk membangun sistem PISO ini?

1.3 Tujuan
Untuk Memenuhi Tugas Teknik Digital , Program Studi Broadband Multimedia,
Jurusan Teknik Elektro .

BAB II
LANDASAN TEORI
5

2.1 Pengertian Shift Register dan PISO


Register geser adalah suatu rangkaian yang menggunakan flip-flop
yang saling disambung secara seri sehingga setiap bit yang disimpan di
keluaran Q digeser ke flip-flop berikutnya. Pergeseran bit ini terjadi pada
setiap pulsa clock. Pulsa-pulsa clock tersebut dikirim kesemua flip-flop dalam
register, sehingga operasinya berjalan secara sinkron. Flip-flop jenis apapun
yang operasinya sesuai (terpicu tepian) dapat dipakai.
Register merupakan blok logika yang sangat penting dalam kebanyakan sistem
digital. Register sering digunakan untuk menyimpan (sementara) informasi
biner yang muncul pada keluaran sebuah matrik pengkodean. Disamping itu,
register sering digunakan untuk menyimpan (sementara ) data biner yang
sedang dikodekan. Maka register membentuk suatu kaitan yang sangat penting
antara sistem digital utama dan kanal-kanal keluaran.
Sedang PISO (Paralel input Serial output ) adalah register geser
dengan masukan serentak keluar berurutan. Selain itu Register geser parallel
ke serial (Parallel To Serial Shift Register) adalah rangkaian digital yang dapat
melakukan fungsi geser data dengan format data input parallel mejadi data
serial. Dengan register geser parallel ke serial ini format data parallel akan
diload terlebih dahulu dan didistribusikan ke output serial untuk bit pertama
pada clock pertama dan bit selanjutnya distribusikan ke output serial pada
clock selanjutnya hingga seluruh data paralel yang diload terkirim ke output
serial semua. Rangkaian dasar dari register geser parallel ke serial (Parallel To
Serial Shift Register) dapat dilihat pada gambar berikut.
Rangkaian Dasar Register Geser Parallel Ke Serial :

Proses load dan geser pada register geser parallel ke serial ini pada umumnya
ditambahkan dengan kontrol load/shift yang bertujuan untuk menghindari
terloadnya data lain pada perubahan data input parallel saat proses geser
belum selesai sehingga terjadi kesalahan data pada output serial. Rangkaian
dasar register geser parallel ke serial dengan kontrol load dan shift dapat
dilihat pada gambar rangkaian berikut.
Rangkaian Dasar Register Geser Parallel Ke Serial 3 Bit Dengan Kontrol
Load/Shift (Posisi Load) :

Rangkaian Dasar Register Geser Parallel Ke Serial 3 Bit Dengan Kontrol


Load/Shift (Posisi Shift) :

Dari rangkaian register geser parallel ke serial 3 bit diatas kondisi terloadnya
data baru tidak akan terjadi karena dengan diberikannya logika LOW pada
jalur input Shift/Load maka perubahan data pada jalur input parallel tidak akan
direspon. Timeing diagram dari register geser paralle ke serial 3 bit (3 Bit
Parallel To Serial Shift Register) diatas dapat dilihat pada gambar berikut.
Timing Diagram Register Geser Parallel Ke Serial 3 Bit (3 Bit Parallel To
Serial Shift Register) :
7

Dari timing diagram diatas terlihat proses load dan geser dari rangkaian
register geser parallel ke serial dari input DA, DB, Dc ke output serial (SO).

2.2 Bentuk IC Register Geser Tipe PISO


Ada beberapa bentuk IC pada PISO :
8

74LS76

74LS74

SN74ALS165 ( 8 BIT )

10

BAB III
PERANCANGAN RANGKAIAN PISO
3.1 Komponen Penyusun Rangkaian PISO
1. Satu VCC
2. Satu Ground
3. Enam Resistor 220
4. Enam Switch
5. Satu Probe
6. Delapan OR Gate
7. Empat Inverter
8. Empat IC 74LS74N
9. Satu Digital Clock
3.2 Cara Kerja PISO
Mula-mula jalan masuk Data Load = 1, maka semua pintu OR
menegeluarkan f, sehingga jalan masuk set dan reset semuanya 1 berarti
bahwa jalan masuk set dan reset tidak berpengaruh. Jika Data Load = 1, maka
semua input paralel akan dilewatkan oleh INVERTER dan OR. Misalkan di
beri input 0001 maka akan menghasilkan probenya hanya sekali berkedip, jika
di beri input 1010 maka akan menghasilkan probenya berkedip hingga dua
kali itu disebabkan karna diantara input tersebut ada yang aktif. Jika inputnya
di beri 1100 maka akan menghasilkan probenya hanya sekali berkedip itu di
sebabkan karena tidak ada jarak input low .

BAB IV

11

SIMULASI HASIL RANCANGAN MENGGUNAKAN MULTISIM


4.1 Simulasi PISO
Simulasi Rangkaian PISO adalah menggunakan software aplikasi
multisim dengan load dalam keadaan 1.

12

13

14

15

16

17

18

19

20

21

22

23

24

25

BAB V
PENUTUP
5.1 Kesimpulan

26

Register merupakan sebuah rancangan yang di rancang untuk bergeser ke


kanan dan kekiri sedangkan PISO merupakan suatu rangkaian yang masuk
secara serentak dan keluar secara berurutan. selain itu Proses load pada
register geser parallel ke serial ini dapat ditambahkan dengan kontrol
load/shift yang mempunyai tujuan untuk menghindari terloadnya data lain
pada perubahan data input parallel saat proses geser belum selesai sehingga
terjadi kesalahan data pada output serial. PISO juga memiliki jalur input sesuai
dengan jumlah flip-flop penyusunnya dan hanya memiliki satu jalur output
saja.

DAFTAR PUSTAKA

27

atrageutanyo3, 2012, makalah-tentang-register-geser,


https://atrageutanyo3.wordpress.com/2012/04/21/makalah-tentang-

register-geser/ [ 28 Februari 20016 ]


elektronika-dasar,2013, register-geser-parallel-ke-serial-parallel-toserial-shift-register , http://elektronika-dasar.web.id/register-geser-

parallel-ke-serial-parallel-to-serial-shift-register/ [ 28 Februari 2016 ]


Fita,2012, cara-mensimulasikan-rangkaian-digital,
https://storyofline.wordpress.com/2012/12/14/cara-mensimulasikanrangkaian-digital/ [28 Februari 2016 ]

28

Anda mungkin juga menyukai