Berdasarkan ciri – ciri diatas yang termasuk ciri dari sirkuit elektronik digital adalah…
a. i, iii ,v
b. i, iv, v
c. ii, iii, iv
d. ii, iii, v
e. i, iv, v
6. Saklar adalah objek yang mempunyai dua buah keadaan yaitu terbuka dan tertutup.
Jaringan pensaklaran (switching network) merupakan representasi dari gerbang logika
yang paling sederhana. Berikut merupakan salah satu contoh rangkaian saklar :
a x
c
b y
8. Dalam sistem digital dikenal istilah decoder dan encoder. Keduanya memiliki peran yang
sama yaitu sebagi converter. Decoder merupakan converter…
a. Desimal ke biner
b. Biner ke desimal
c. Biner ke ASCII
d. ASCII ke biner
e. Biner ke Hexadesimal
9. Perhatikan gambar berikut!
Gambar diatas merupakan rangkaian pengubah kode BCD ke LED 7-segmen. Hasil dari
nilai desimal 5, kode BCD 0101 dalam bentuk LED 7-segmen adalah…
a. 1101101
b. 1111110
c. 0110011
d. 1110011
e. 1011011
10. Rangkaian logika yang menerima beberapa input data digital dan memilih salah satu
input untuk diteruskan ke output dengan menggunakan input selector disebut…
a. Demultiplexer
b. Multiplexer
c. Distributor
d. Fabricator
e. Plexer
11. Suatu demultiplexer memiliki 16 saluran (74LS154), maka jumlah input dan select dari
demultiplexer tersebut adalah…
a. 8 dan 1
b. 1 dan 8
c. 4 dan 1
d. 4 dan 4
e. 2 dan 8
12. Perhatikan gambar berikut!
Gambar diatas merupakan suatu jenis rangkaian sekuensial flip – flop dengan ciri – ciri
sebagai berikut :
1) Jika kedua inputannya bernilai low maka output Q tidak berubah
2) Dalam mode operasi reset salah satu inputan bernilai low
3) Dalam mode operasi togel inputan bernilai high dan output Q berkebalikan dari
kondisi awal
Berdasarkan gambar rangkaian dan ciri – ciri diatas, dapat disimpulkan jenis rangkaian
sekuensial…
a. Flip – flop T
b. Flip – flop R-S
c. Flip – flop D
d. Flip – flop JK
e. Flip – flop R-S Clock
13. Selang waktu minimum yang dibutuhkan oleh bit keluaran untuk bertahan pada keluaran
sesudah tepi sinyal clock memicu gerbang logika pada pewaktuan flip – flop disebut…
a. Setup time
b. Hold time
c. Waktu tunda propagasi
d. Output time
e. Minimum time
14. Dalam teknik digital dikenal kumpulan – kumpulan elemen memori yang bekerja sama
sebagai satu unit yang dapat dibentuk dari rangkaian logika sekuensial yang disebut
dengan register. Register berdasarkan fungsinya dibagi menjadi dua jenis, yaitu register
buffer dan register geser. Fungsi yang tepat dari register buffer adalah…
a. Menyimpan kata digital
b. Mentransfer output
c. Memori sementara
d. Menggeser digit yang disimpan
e. Mengendalikan digit
15. Perhatikan gambar berikut!
Gambar diatas merupakan rangkaian universal shift register. Berdasarkan gambar
tersebut, kapan rangkaian diatas berfungsi sebagai shift-right register?
a. Ketika S0 = 0 dan S1=0
b. Ketika S0 = 0 dan S1 = 1
c. Ketika CLK = 0
d. Ketika S0 = 1 dan S1 = 1
e. Ketika CLK = 1
16. Counter merupakan rangkaian logika sekuensial yang dibentuk dari flip – flop dan
memiliki fungsi mengingat berapa banyak pulsa detak yang telah dimasukkan kepada
masukan. Jenis counter asinkron atau ripple counter pada flip – flop ketiga mendapat
inputan pulsa clock dari…
a. Sumber pulsa clock eksternal karena semua flip – flop mendapat sumber pulsa yang
sama
b. Flip – flop terakhir karena pulsa akan kembali ke awal seperti sebuah sirkulasi
c. Flip – flop pertama karena sumber pulsa berasal dari flip – flop pertama
d. Flip – flop kedua karena sumber pulsa berasal dari flip – flop sebelumnya
e. Flip – flop ketiga karena sumber pulsa berasal dari flip – flop itu sendiri
Kombinasi input W,X,Y,Z apa saja yang dapat menyebabkan output Q bernilai 0?
a. W = 0, X = 0, Y = 0, Z = 0
b. W = 0, X = 1, Y = 0, Z = 0
c. W = 1, X = 0, Y = 0, Z = 1
d. W = 1, X = 1, Y = 0, Z = 1
e. W = 1, X = 1, Y = 1, Z = 1
20. Komparator digital yang memiliki tiga output terminal, masing – masing untuk
persamaan, A = B, A < B, A > B disebut dengan :
a. Identify comparator
b. Tries comparator
c. Magnitude comparator
d. Half comparator
e. 2n comparator
KUNCI JAWABAN
1. c 8. b 15. b
2. d 9. e 16. d
3. e 10. b 17. b
4. a 11. c 18. d
5. d 12. d 19. b
6. c 13. b 20. c
7. a 14. a