Anda di halaman 1dari 6

LAPORAN PRAKTEK

TEKNIK DIGITAL
“RANGKAIAN D FLIP-FLOP”

OLEH :

BUNGA ANGGRILA

19130040

TEKNIK ELEKTRO INDUSTRI


FAKULTAS TEKNIK
UNIVERSITAS NEGERI PADANG
2021
I. Judul
“ D Flip-Flop”
II. Tujuan
Setelah melakukan praktek ini diharapkan mahasiswa dapat:
1. Mahasiswa bisa membuat rangkaian D F- F.
2. Mahasiswa mengetahui cara kerja preset da clear dari flip flop D – FF
III. Teori Singkat
Satu variasi rangkaian RS – FF yang berguna adalah Data Flip Flop (D -FF). Flip
flop RS mempunyai dua masukan data. D Flip flop dibangun dengan
menggunakan input S yang diinverter S sebagai sinyal input R. Input disimbolkan
D untuk membedakan operasi ini dengan tipe flip flop yang lain. Hal ini tidak
berbeda bahwa sinyal input R diclock dua kali, sejak sinyal CLK akan
membolehkan sinyal untuk lewat melalui kedua gerbang itu atau tidak lewat.
Untuk penggunaan praktis, kita dapat menggunakan IC 7474 yang berisi 2 buah
positive edge triggered D flip flop. Positive edge triggered artinya nilai pada
masukan kaki D akan diterima oleh flip flop saat terjadi perubahan sinyal lonceng
(clock) dari 0 ke 1 atau sering juga disebut rising edge. Perubahan masukan pada
kaki D tidak akan berpengaruh pada keluaran Q bila tidak terjadi transisi pada
lonceng dari 0 ke 1, walaupun misalnya lonceng bernilai 1.
IV. Rangkaian Kerja
Gambar D – FF dengan fasilitas preset dan clear menggunakan IC 7474

V. Langkah Kerja
1. Siapkan alat dan bahan yang dibutuhkan untuk membuat rangkaian percobaan
diatas.
2. Buat rangkaian di atas bread board sesuai dengan gambar, hubungkan kabel
jumper dari sisi positif dan negatif bread board ke power supply menggunakan
kabel jumper jepit.
3. Jangan lupa pada setiap kaki IC yang digunakan pin 14 dihubungkan ke sisi
positif (tegangan 5 Volt) dan pin 7 ke sisi negatif (ground) pada breadboard
4. Apabila rangkaian yang anda buat sudah benar, hidupkan power supply dan isi
tabel kebenarannya.
5. Jika led menyala pada output berarti nilai 1 dan jika mati maka bernilai 0
6. Foto gambar hasil kerja anda untuk melengkapi laporan praktek
VI. Tabel Percobaan
Preset Clear Input Output
CLOCK D ̅ Q
0 0 0 0 1 1
0 0 1 0 1 1
0 1 0 1 0 1
0 1 1 1 0 1
1 0 0 0 0 1
1 0 1 0 0 1
1 1 0 1 0 1
1 1 1 1 0 1

Rangkaian percobaan:

hasil simulasi:
 Untuk preset 0, clear 0, clock 0, D 0
 Untuk preset 0, clear 0, clock 1, D 0

 Untuk preset 0, clear 1, clock 0, D 1

 Untuk preset 0, clear 1, clock 1, D 1


 Untuk preset 1, clear 0, clock 0, D 0

 Untuk preset 1, clear 0, clock 1, D 0

 Untuk preset 1, clear 1, clock 0, D 1


 Untuk preset 1, clear 1, clock 1, D 1

Kesimpulan:
Data flip-flop merupakan pengemangan dari RS flip-flop, pada D flip-flop
kondisi output terlarang (tidak tentu) tidak lagi terjadi. Data flip-flop
sering juga disebut dengan istilah D-FF sehingga lebih mudah
dalampenyebutannya. Data flip-flop merupakan dasar dari rangkaian
utama sebuah memori penyimpan data digital. Input atau masukan pada
RS flip-flop adalah 2 buah yaitu R (reset) dan S (set), kedua input tersebut
dimodifikasi sehingga pada Data flip-flop menjadi 1 buah input saja yaitu
input atau masukan D (data) saja. Model modifikasi RS flip-flopmenjadi D
flip-flop adalah dengan penambahan gerbang NOT (Inverter) dari input S
keinputpadaRSflip-flop.

Anda mungkin juga menyukai