Catatan
(1215031023)
(1315031017)
(1315031079)
(1315031098)
(1315031099)
(1315031101)
(1215031072)
Tanggal
TTD
Bandar Lampung,
Asisten.
Taufiq Qurrohman
NPM. 1215031072
PERCOBAAN 5
I.JUDUL PERCOBAAN
Phase Locked Loop
II.
TUJUAN
Adapun tujuan dari percobaan ini yaitu sebagai berikut:
1. Menjelaskan prinsip kerja phase locked loop
2. Mendemonstrasikan phase locked loop dengan frekuensi internal
3. Mendemonstrasikan phase locked loop dengan frekuensi ekternal
III.
TEORI DASAR
Komunikasi
informasi
komunikasi
data
dari
adalah
sumber
proses
ke
pertukaran data
tujuan.
terdapatbeberapa
[1]
atau
Dalam
sistem
tahapan-tahapan
yang
Pada prinsipnya, phase locked loop (PLL) tersusun atas tiga komponen
yaitu:
1. Detektor fasa
2. LPF (low pass filter)
3. Oscilator terkontrol tegangan (VTO)
Komponen tersebut diatas dapat digambarkan dalam diagram blok berikut
ini:
dan sinyal keluaran pembagi berharga tetap, maka sistem PLL dikatakan
berada dalam keadaan terkunci.
Pada sistem PLL terdapat istilah-istilah sebagai berikut :
a. Free Running Frequency (fr)
Adalah frekuensi keluaran VCO (Oscilator terkontrol tegangan)
pada
IV.
V.
RANGKAIAN PERCOBAAN
Adapun rangkaian dalam percobaan ini adalah sebagai
berikut:
PROSEDUR PERCOBAAN
Adapun prosedur yang
digunakan
dalam
melakukan
dan
menurunkan
frekuensi
ADJ
dan
mengamati sinyal
keluaran pada osiloskop
4. Menjelaskan hasil pengamatan
DAFTAR PUSTAKA
[1]
Phase
Locked
Loop
http://dokumen.tips/documents/phase-locked-loop55b344cdcd6ba.html
Didownload pada 17 Juni 2016 Pukul 14.36 WIB
[2]
[3]
Efan
Mulia.2011.
Pemancar
FM.
http://evany-
pemancarfm.blogspot.co.id/2011/11/pengenalan-pll.html
Diakses pada 17 Juni 2016 Pukul 22.14 WIB