Anda di halaman 1dari 12

Laporan Praktikum Elektronika Digital

TRANSISTOR-TRANSISTOR LOGIK DASAR

Disusun Oleh : Kelompok VI

Martinus Nembaimo H 211 07 052


Salmen M. Pabuaran H 211 07 043
Puji Raharjo H 211 07 060
Christian Toding H 211 07 054
Slamet Riyadi H 211 07 048

JURUSAN FISIKA

LABORATORIUM ELEKTRONIKA DASAR

FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM

UNIVERSITAS HASANUDDIN

MAKASSAR

2010
BAB I

PENDAHULUAN

1. TUJUAN
a. Memahami prinsip kerja beberapa variasi operasi logik pada
penggabungan beberapa gerbang logic.
b. Memahami operasi logic penjumblahan sebagai dasr operasi Aritmatik
Logic Unit (ALU) pada mikroprosessor.
c. Menganalisa rangkaian Half Adder dan Full Adder.
d. Menganalisa rangkaian Half subtractor dan Full subtractor.
BAB II

TEORI DASAR

Rangkaian terintegrasi adalah rangkaian aplikasi yang terbentuk dari berbagai


macam

gerbang logika. Rangkaian terintegrasi dapat merupakan kombinasi dari satu jenis

gerbang logika atau lebih. Penyederhanaan rangkaian terintegrasi dapat


menggunakan

teorema aljabar boole dan atau peta karnough.

Contoh :

Half Adder

Half adder (penjumlah paruh) adalah untai logika yang keluarannya merupakan
jumlah

dari dua bit bilangan biner.

Gambar 1: Half adder dengan 4 gerbang

Gambar 2: Half adder dengan 2 gerbangn logika


Tabel 1 : Tabel kebenaran half adder

Ket :

S = Sum, hasil jumlah

C = Carry, sisa hasil jumlah

Full Adder

Full adder (penjumlah penuh) adalah untai logika yang keluarannya merupakan
jumlah

dari tiga bit bilangan biner.

Gambar 3: full adder

Tabel 2 : tabel kebenaran full adder


Rangkaian Full adder dapat juga dibangun dari dua buah rangkaian half adder,
seperti

yang terlihat pada gambar 4.

Gambar 4 : half adder dari 2 rangkaian

HALF SUBTRACTOR
Sebuah rangkaian Subtractor terdiri dari Half Subtractor dan Full
Subtractor. Half Subtractor mengurangkan dua buah bit input, dan menghasilkan
nilai hasil pengurangan (Remain) dan nilai yang dipinjam (Borrow-out). Half
Subtractor diletakkan sebagai pengurang dari bit-bit terendah (Least Significant
Bit). Blok Diagram dari sebuah rangkaian Half Subtractor ditunjukkan pada
gambar 5
.

Gambar 5 : Blok Diagram Half Subtractor

Prinsip kerja Half Subtractor ditunjukkan pada gambar 6

B in Bin
A1 A0
- B1 B0
R1 R0
+ +
Bout B out

Gambar 6. Prinsip Kerja Half Subtractor


Tabel 3. Tabel Kebenaran Half Subtractor

A0 B0 R0 Bout
0 0 0 0
0 1 1 1
1 0 1 0
1 1 0 0

Berdasarkan output-output yang didapatkan dari Tabel Kebenaran, dibuat


rangkaian seperti gambar 7

Gambar 7. Rangkaian Half Subtractor

UUUU 4. FULL SUBTRACTOR

Sebuah Full Subtractor mengurangkan dua bilangan yang telah


dikonversikan menjadi bilangan-bilangan biner. Masing-masing bit pada posisi
yang sama saling dikurangkan. Full Subtractor mengurangkan dua bit input dan
nilai Borrow-Out dari pengurangan bit sebelumnya Output dari Full Subtractor
adalah hasil pengurangan (Remain) dan bit pinjamannya (borrow-out). Blok
diagram dari sebuah full subtractor diberikan pada gambar 8
Gambar 8. Blok Diagram Full Subtractor

Tabel Kebenaran untuk sebuah Full Subtractor diberikan pada Tabel 4.

Tabel 4. Tabel Kebenaran Full Subtractor


A1 B1 BIN R1 Bout
0 0 0 0 0
0 0 1 1 1
0 1 0 1 1
0 1 1 0 1
1 0 0 1 0
1 0 1 0 0
1 1 0 0 0
1 1 1 1 1

Berdasarkan output-output yang didapatkan dari Tabel Kebenaran, dibuat


rangkaian seperti gambar 9.

Gambar 9. Rangkaian Full Subtractor


BAB III

METODOLOGI PERCOBAAN

A. PERALATAN
a. IC 7414, IC 7400, IC 7410.
b. Papan rangkaian
c. Kabel penghubung
d. Adaptor.
e. Lampu LED
B. PROSEDUR PERCOBAAN
a. Buatlah rangkaian pada gambar di atas dan uji table kebenaranya.
b. Buatlah rangkaian XOR dan XNOR dengan menggunakan gerbang
NAND dan uji table kebenarannya.
c. Buatlah rangkaian HALF ADDER dan table kebenaranya.
d. Buatlah rangkaian FULL ADDER dari dua buah HALF ADDER.
Tentukan table kebenaranya untuk masukan A, B, Ci-1 (carry) dari
penjumlahan angka biner di bawah angka yang bersangkutan.
e. Buatlah rangkaian half subtractor dan ujilah table kebenaranya.
f. Buatlah rangkaian full subtractor dan ujilah table kebenaranya.
BAB IV

HASIL DAN PEMBAHASAN

IV.I. Hasil

Gambar rangkaian dan tabel kebenaran HALL ADDER

Gambar rangkaian dan tabel kebenaran FULL ADDER


IV.II. Pembahasan

Dari praktikum elektronika digital dengan judul logika kombinatorial, kita


membuat rangkian full adder dan hall adder. Yang pertama dilakukan adalah
menyusun rangkaian HALL ADDER pada papan rangkaian kemudian
disambungkan pada Adaptor untuk mau melihat apakah rangkaian itu sesuai
dengan teori atau tidak . Berikutnya membuat rangkaian FULL ADDER pada
papan rangkaian kemudian disambungkan pada adaptor untuk melihat apakah
rangkaian itu sesuai dengan teori atau tidak.
BAB V

PENUTUP

V.I. Kesimpulan

Dari hasil praktikum ini dapat ditarik kesimpulan bahwa:

 Ternyata hasil teori dan praktikum benar.


Daftar pustaka

ARIFIN, M. T. DRs, Penuntun Praktikum Elektronika Digital, UH, Makassar

WWW. Wikipedia dan ensiklopedia bebas HALL ADDER, FULL ADDER, dan
SUBTRACTOR

Anda mungkin juga menyukai