JURUSAN FISIKA
UNIVERSITAS HASANUDDIN
MAKASSAR
2010
BAB I
PENDAHULUAN
1. TUJUAN
a. Memahami prinsip kerja beberapa variasi operasi logik pada
penggabungan beberapa gerbang logic.
b. Memahami operasi logic penjumblahan sebagai dasr operasi Aritmatik
Logic Unit (ALU) pada mikroprosessor.
c. Menganalisa rangkaian Half Adder dan Full Adder.
d. Menganalisa rangkaian Half subtractor dan Full subtractor.
BAB II
TEORI DASAR
gerbang logika. Rangkaian terintegrasi dapat merupakan kombinasi dari satu jenis
Contoh :
Half Adder
Half adder (penjumlah paruh) adalah untai logika yang keluarannya merupakan
jumlah
Ket :
Full Adder
Full adder (penjumlah penuh) adalah untai logika yang keluarannya merupakan
jumlah
HALF SUBTRACTOR
Sebuah rangkaian Subtractor terdiri dari Half Subtractor dan Full
Subtractor. Half Subtractor mengurangkan dua buah bit input, dan menghasilkan
nilai hasil pengurangan (Remain) dan nilai yang dipinjam (Borrow-out). Half
Subtractor diletakkan sebagai pengurang dari bit-bit terendah (Least Significant
Bit). Blok Diagram dari sebuah rangkaian Half Subtractor ditunjukkan pada
gambar 5
.
B in Bin
A1 A0
- B1 B0
R1 R0
+ +
Bout B out
A0 B0 R0 Bout
0 0 0 0
0 1 1 1
1 0 1 0
1 1 0 0
METODOLOGI PERCOBAAN
A. PERALATAN
a. IC 7414, IC 7400, IC 7410.
b. Papan rangkaian
c. Kabel penghubung
d. Adaptor.
e. Lampu LED
B. PROSEDUR PERCOBAAN
a. Buatlah rangkaian pada gambar di atas dan uji table kebenaranya.
b. Buatlah rangkaian XOR dan XNOR dengan menggunakan gerbang
NAND dan uji table kebenarannya.
c. Buatlah rangkaian HALF ADDER dan table kebenaranya.
d. Buatlah rangkaian FULL ADDER dari dua buah HALF ADDER.
Tentukan table kebenaranya untuk masukan A, B, Ci-1 (carry) dari
penjumlahan angka biner di bawah angka yang bersangkutan.
e. Buatlah rangkaian half subtractor dan ujilah table kebenaranya.
f. Buatlah rangkaian full subtractor dan ujilah table kebenaranya.
BAB IV
IV.I. Hasil
PENUTUP
V.I. Kesimpulan
WWW. Wikipedia dan ensiklopedia bebas HALL ADDER, FULL ADDER, dan
SUBTRACTOR