Anda di halaman 1dari 12

SEKOLAH MENENGAH KEJURUAN BHARATRIKORA-1 JAKARTA

ULANGAN MID SEMESTER 2020/2021

MATAPELAJARAN : C301 MIKROPROSESOR DAN MIKROKONTROLER


KELAS : XI TAV
ULANGAN HARIAN : BAB 2. KOMPONEN SISTEM MIKROPROSESOR
SIFAT : KERJA MANDIRI DAN BOLEH BUKA CATATAN
GURU : ZAINUR RAHMAN
LINK ON-LINE : https://forms.gle/aQkyMkhFHpJARpsy6

PILIH SATU JAWABAN PALING BENAR


1.    Rangkaian logika kombinasional yang untuk megubah sinyal cacah aktif kedalam sinyal
binary adalah
a.Decoder
b.Encoder.
c.Multiplexer
d.Demultiplexer
e.Adder
 
2 Manakah pertanyaan berikut yang benar tentang rangkaian logika kombinasional
a.Memiliki output yang bergantung pada input saat ini.
b.memiliki input umpan balik
c.Memiliki input yang bergantung pad output sebelumnya
d.Memiliki input yang bergantung pada input dan output sebelumnya
e.semua jawaban salah

3.  Berikut ini termasuk rangkaian logika kombinasional


a.Decoder dan Counter
b.Decoder dan multiplexer.
c.Register dan Decoder
d.Register dan Counter
e.Encoder dan Counter
 
4.   Rangkaian Logika kombinasional yang memiliki jumlah keluaran 1 dan sejumlah masukan
yang dapat dipilih adalah
a.Decoder
b.Encoder
c.Multiplexer
d.Demultiplexer
e.Adder.

5. Tabel kebenaran berikut merupakan table kebenaran dari rangkaian logika kombinasional
a.Decoder.
b.Encoder
c.Multiplexer
d.Demultiplexer
e.Adder
SEKOLAH MENENGAH KEJURUAN BHARATRIKORA-1 JAKARTA
ULANGAN MID SEMESTER 2020/2021

6.  Tabel kebenaran berikut merupakan table kebenaran dari rangkaian logika kombinasional
a.Decoder
b.Encoder.
c.Multiplexer
d.Demultiplexer
e.Adder

7.   Pada gambar berikut 01  merupakan rangkaian logika kombinasional


a.Decoder.
b.Encoder
c.Multiplexer
d.Demultiplexer
e.Adder

8.   Pada gambar berikut merupakan rangkaian logika kombinasional


a.Decoder
b.Encoder.
c.Multiplexer
d.Demultiplexer
e.Adder
SEKOLAH MENENGAH KEJURUAN BHARATRIKORA-1 JAKARTA
ULANGAN MID SEMESTER 2020/2021

9. Pada Decoder 2 to 4 memiliki komposisi keluaran dan masukan


a.2 masukan  dan 2 keluaran
b.4 masukan dan 2 keluaran.
c.2 keluaran dan 4 masukan
d.2 masukan dan 4 keluaran
e.4 masukan dan 4 keluaran
  
10.  Apabila dirancang sebuadh decoder dengan masukan 5 maka jumlah keluarannya adalah
a.2
b.4
c.8
d.16
e.32.

11.  Apabila dirancang sebuah MUX4 maka jumlah selektornya adalah


a.2
b.4.
c.8
d.16
e.32

12.  RS flip flop dapat dibuat dari kombinasi gerbang


a.And dan Or
b.Not dan And
c.Nand dan Nor.
d.Nnad dan Or
e.And dan Nand

13.  Perbedaan RS flip flop dan D flip flop terdapat tambahan gerbang


a.Not pada D flip flop.
b.Not pada rs flip flop
c.Nnad pada D flip flop
d.Nnad  pada d flip flop
e.And pada D flip flop
14. Perbedaan RS flip flop dibandingkan dengan JK flip flop terletak pada
a.kondisi memori
b.bentuk keluarannya
c.kondisi terlarang.
d.kondisi toggle
e.kondisi tak berubah

15. Kondisi toggle dari JK flip-flop adalah


a.bentuk keluaran selalu tetap
b.bentuk keluaran selalu berubah.
c.bentuk keluaran yang sama
d.bentuk keluaran yang berbeda
e.entuk keluaran yang salah

16.  kondisi memori dari flip-flop adalah


a.bentuk keluaran selalu tetap.
b.bentuk keluaran selalu berubah
c.bentuk keluaran yang sama
d.bentuk keluaran yang berbeda
e.bentukkeluaran yang salah

17.  Kondisi terlarang flip flop adalah


a.bentuk keluaran selalu tetap
b.bentuk keluaran selalu berubah
c.bentuk keluaran yang sama.
d.bentuk keluaran yang berbeda
e.bentuk keluaran yang salah

18.  Fungsi dari clock pada CRS flip-flop adalah


a.mengaktifkan bentuk keluaran.
b.menolkan bentuk keluaran
c.menonaktifakn bentuk keluaran
d.mengaktifkan keluaran toggle
e.sama dengan masukan r dan s

19.  Untuk mengatasi keadaan terlarang pada RS flip flop maka dapat menggunakan flip flop
a.JK flip-flop.
b.D flip-flop
c.T flip-flop
d.CRS flip-flop
e.semua jawaban salah

20. Bentuk keluaran dari T flip-flop adalah


a.bentuk keluaran selalu tetap
b.bentuk keluaran selalu berubah.
c.bentuk kelauran yang sama
d.bentuk keluaran yang berbeda
e.bentuk keluaran yang salah

21.  Gerbang logika yang digunakan untuk merangkai D flip flop kecuali


a.not
b.nor
c.and
d.exnor.
e.nand
22.  T flip-flop dapat dirancang dari D flip-flop yaitu dengan
a.menambahkan gerbang not pada masukan D
b.mengumpan balik q pada masukan D.
c.menambahkan gerbang not pada masukan clock
d.mengumpan balik q pada masukan clock
e.mengmpan balik q pada masukan D
23.  T flip-flop dapat dirancang dari JK flip-flop yaitu dengan
a.mengumpan balik keluaran Q ke masukan J dan K
b.memberikan logika 1 pada masukan j dan k.
c.mengumpan balik keluaran q ke masukan j dan k
d.memberikan logika 0 pada masukan j dan k
e.memberikan logika yang berbeda pada masukan j dan k

24.  Kondisi memori untuk RS flip-flop yang dibangun dari Gebang NAND yaitu
a. s=0 r=0
b.s=1 r=1
c.s=1 r=0
d.s=0 r=1.
e.tidak ada jawaban yang benar
 
 25.Berikut ini yang termasuk kelompok rangkaian logika sekuensial
a.decoder dan counter
b.decoder dan multiplexer
c.register dan decoder
d.register dan counter.
e.encoder dan counter
SOAL ESSAY

1. Hitunglah :

(i). (8AD)16 = (…….)10 = (…….)2 = (…….)8

(ii).(3AE)16 = (…….)8 = (…….)10= (…….)2

2. Jumlahkan dalam bentuk BCD :

(i). 25 + 32 = ……. (ii). 123 + 382 = …….

3. Bagilah :

(i). 110111 : 10011 = ……. (ii). 10011 : 100 = …….

4. Kurangkanlah dalam bentuk komplemen –1 dan –2 :

(i). 00,111 – 0,1001 (ii). 01011 – 101

5. Pada soal (a). hitunglah (ii)-(I) menggunakan komplemen –1 dan –2.

Anda mungkin juga menyukai