Anda di halaman 1dari 6

LAPORAN PRAKTIKUM 

COUNTER SYNCHRONOUS
 

 
 
HANIF NURUL FARIZI 
21537141029 
TEKNOLOGI INFORMASI 
 

JURUSAN PENDIDIKAN TEKNIK ELEKTRONIKA DAN INFORMATIKA 


FAKULTAS TEKNIK 
UNIVERSITAS NEGERI YOGYAKARTA 
2021 
1. TUJUAN

Mahasiswa diharapkan dapat mengkaji prinsip kerja dari


 Counter synchronous modulo-4.
 Counter synchronous modulo-6.
Yang tersusun dari JK Flip-Flop

2. PENDAHULUAN
Counter synchronous bekerja secara serempak atau bersamaan , waktu yang
dibutuhkan untuk melakukan pencacahan lebih cepat dibandingkan dengan
counter asynchronous. Prosedur atau langkah-langkah perancangan lebih rumit
jika dibandingkan dengan counter asynchronous.
Langkah – langlah perancangan counter synchronous :
1. Buat state diagram dari counter yang akan dirancang
2. Buat table present state dan next state
3. Buat persamaan eksitasi dari masing-masing input.
4. Gambar rangkaian sesuai dengan persamaan no. 3

COUNTER SYNCHRONOUS MODULO 4

Gambar 1
State diagram

Present State Next State


QB QA QB QA JB KB JA KA
0 0 0 1 0 0/1 1 0/1
0 1 1 0 1 0/1 0/1 1
1 0 1 1 0/1 0 1 0/1
1 1 0 0 0/1 1 0/1 1
QB\ Q’A QA QB\ Q’A QA
QA QA
Q’B 0 1 Q’B 0/1 0/1
QB 0/1 0/1 QB 0 1
JB = A KB = A

QB\ QA’ QA QB\ QA’ QA


QA QA
Q’B 1 0/1 Q’B 0/1 1
QB 1 0/1 QB 0/1 1
JA = 1 KA = 1

Gambar 2. Rangkaian counter mod-4

3. ALAT
a. Software Electronic workbench

4. PROSEDUR PERCOBAAN
1. Ujilah rangk Counter synchronous modulo-4 di atas, amatilah kondisi outputnya.
2. Buatlah counter synchronous modulo-6 yang tersusun dari JK FF
3. Catat hasil percobaan anda, untuk masing-masing counter.

5. LANGKAH PRAKTEK

Pengujian Rangkaian counter synchronous modulo-4

QB QA Seven-Segment Display
0 0

0 1
1 0

1 1

Kondisi peralihan antara 0 dan 1 pada flip-flop dalam rangkaian counter


synchronous tergantungpada inputnya. Pada gambar 2 , tedapat rangkaian
Rangkaian counter synchronous modulo-4. Cara kerjanya, flip-flop pertama akan
beralih antara 0 dan 1 setiap input diberikan, dan flip-flop kedua akan beralih hanya
saat output Q dari flip-flop pertama bernilai 1(HIGH).

Counter Synchronous modulo-6

Present State Next State


QC QB QA QC QB QA
0 0 0 0 0 1
0 0 1 0 1 0
0 1 0 0 1 1
0 1 1 1 0 0
1 0 0 1 0 1
1 0 1 0 0 0

JC KC JB KB JA KA
0 0/1 0 0/1 1 0/1
0 0/1 1 0/1 0/1 1
0 0/1 0/1 0 1 0/1
1 0/1 0/1 1 0/1 1
0/1 0 0 0/1 1 0/1
0/1 1 0 0/1 0/1 1

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A JC = QB QA


Q’C 0 0 1 0
QC 0/1 0/1 x x

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A KC = QA


Q’C 0/1 0/1 0/1 0/1
QC 0 1 x x

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A JB = Q’C QA


Q’C 0 1 0/1 0/1
QC 0 0 x x

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A KB = QA


Q’C 0/1 0/1 1 0
QC 0/1 0/1 x x

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A JA = 1


Q’C 1 0/1 0/1 1
QC 1 0/1 x x

QC\QB QA Q’B Q’A Q’B QA QB QA QB Q’A KA = 1


Q’C 0/1 1 1 0/1
QC 0/1 1 x x

Rangkaian yang diperoleh

Cara kerja rangkaian Counter Synchronous Modulo-6 :

 Flip-flop A akan beralih antara 0 dan 1 setiap input diberikan.


 Flip-flop B akan beralih saat output Q FF A dan Q’ FF C bernilai 1(HIGH)
 Flip-flop C akan beralih saat output Q FF A dan Q FF B bernilai 1(HIGH)

Pengujian Counter Synchronous Modulo-6


QB QB QA Seven-Segment Display
0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

6. KESIMPULAN
Pada Rangkaian Counter Synchronous modulo-4:
 Flip-flop pertama akan beralih antara 0 dan 1 setiap input diberikan.
 flip-flop kedua akan beralih hanya saat output Q dari flip-flop pertama bernilai
1(HIGH).

Pada Rangkaian Counter Synchronous Modulo-6:

 Flip-flop A akan beralih antara 0 dan 1 setiap input diberikan.


 Flip-flop B akan beralih saat output Q FF A dan Q’ FF C bernilai 1(HIGH)
 Flip-flop C akan beralih saat output Q FF A dan Q FF B bernilai 1(HIGH)

Anda mungkin juga menyukai