Anda di halaman 1dari 18

LAPORAN LABOLATORIUM TEKNIK

DIGITAL

JUDUL PRATIKUM :
GATE-GATE LOGIKA

D
I
S
U
S
U
N
OLEH:

NAMA CICI FADILAH HARAHAP


NIM 2205062012
KELAS TK-2C
MATA KULIAH PRAK.TEKNIK DIGITAL

JURUSAN TEKNIK
TELEKOMUNIKASI POLITEKNIK
NEGRI MEDAN TAHUN 2022/2023
LEMBAR PENGESAHAN

LAPORAN AKHIR PRAKTIKUM

Diajukan sebagai prasyarat telah melaksanakan Praktikum


Mata Kuliah praktikum Teknik Digital

LABORATORIUM TEKNIK
DIGITAL JURUSAN TEKNIK
ELEKTRO
PRODI TEKNIK
TELEKOMUNIKASI
POLITEKNIK NEGERI
MEDAN

Medan, Maret 2023


Dosen 1 Dosen 2

Nama. muhamad sukri habibi daulayS.T.M.T


Nama. Fitria Nova Hulu S.T. M.T
NIP
NIP. 198711242019032021

ii
KATA PENGANTAR

Segala Puji syukur kita haturkan kehadirat Tuhan Yang Maha Esa yang telah memberikan
rahmat sehingga saya dapat menyelesaikan laporan praktikum yang berjudul “ GATE GATE
LOGIKA”. Adapun tujuan dari penulisan dari laporan ini adalah untuk memenuhi tugas pada mata
kuliah Praktikum Teknik Digital. Selain itu, laporan ini juga bertujuan untuk Menyelidiki operasi logika
dari gate-gate logika dan Membuktikan dan mengamati operasi logika dari gate-gate logika . Dan saya
mengucapkan Terima kasih kepada Ibu Fitria Nova Hulu S.T., M.T.,dan Bapak Muhammad Sukri
Habibi Daulay S.T., M.T.,selaku Dosen Praktikum Teknik Digital yang telah memberikan tugas ini
sehingga dapat menambah pengetahuan dan wawasan sesuai dengan bidang studi yang saya tekuni saat
ini.
Kemudian, saya menyadari bahwa tugas yang saya tulis ini masih jauh dari kata sempurna. Oleh
karena itu, kritik dan saran yang membangun saya butuhkan demi kesempurnaan laporan ini.

ii
DAFTAR ISI
LEMBAR PENGESAHAN.........................................................................................i
KATA PENGANTAR................................................................................................ii
DAFTAR ISI..............................................................................................................iii
BAB I GATE GATE LOGIKA..................................................................................1
1.1 Tujuan..............................................................................................................1
1.2 Teori.................................................................................................................1
1.3 Peralatan dan Komponen.................................................................................3
1.4 Prosedure..........................................................................................................4
1.5 Diagram rangkaian............................................................................................4
BAB II DATA HASIL PERCOBAAN......................................................................5
2.1 Tabel Hasil Praktikum.....................................................................................6
BAB III PENUTUP.....................................................................................................7
3.0 analisa data........................................................................................................8
3.1 kesimpulan........................................................................................................8
3.4 daftar pustaka....................................................................................................9

ii
BAB 1
GATE-GATE LOGIKA

1.1 Tujuan
1. Menyelidiki operasi logika dari gate-gate logika
2. Membuktikan dan mengamati operasi logika dari gate-gate logika

1.2 Dasar Teori


Gate Dasar terdiri dari gate OR, AND dan NOT. Gate yang lain merupakan
kombinasi dari gate-gate dasar ini.
Operasi logika dari OR gate dapat dinyatakan bahwa output OR gate berlogika ”1”
apabila salah satu atau lebih inputnya berlogika ”1” . Atau dengan kata lain bahwa
output OR gate berlogika ”0” apabila semua inputnya berlogika ”0”.
Untuk OR gate 2 input operasi logikanya ditunjukkan dalam bentuk tabel yang
disebut Tabel Kebenaran (truth tabel) pada gambar 3 (a).
Output dari suatu AND gate akan berlogika ”0” apabila salah satu inputnya
berlogika ”0”. Atau dengan kata lain output AND gate berlogika ”1” hanya apabila
semua inputnya berlogika ”1”.
Tabel kebenaran dan simbol untuk gate ini diperlihatkan pada gambar di bawah ini.
A B F

0 0 0
0 1 0
A 1 0 0
B F 1 1 1

Simbol

(a) Tabel Kebenaran


A B F

0 0 0
F
0 1 1
1 0
A B1
1 1 1

(b) Tabel Kebenaran


Simbol

Gambar - 3
ii
Berbeda dengan gate yang lain. NOT gate hanya mempunyai input 1dan output 1.
Output gate ini selalu akan berkebalikan dengan logika inputnya. Apabila inputnya berlogika
“1” maka outputnya berlogika “0”. Oleh karena itu maka gate ini disebut juga inverter.
Simbol dan Tabel Kebenaran untuk gate ini diperlihatkan pada gambar 4a.
Operasi logika NOR gate sama dengan kebalikan dari operasi OR gate karena gate ini
merupakan kombinasi dari gate dasasr NOT dan OR gate. Oleh karena itu output NOR gate
akan berlogika ”0” apabila salah satu inputnya berlogika ”1”. Tabel Kebenaran dan
simbolnya akan diperlihatkan pada gambar 4b.
NAND gate merupakan kombinasi dari NOT dan AND gate. Karena itu operasi
NAND gate adalah sama dengan operasi AND gate dan diikuti operasi NOT gate. Jadi dapat
dinyatakan bahwa output dari NAND gate berlogika ”1” apabila inputnya berlogika ”0”.
simbol NAND gate diperlihatkan pada gambar 4c.

AF A F
0 1
1 0

( a ) NOT gate

A B F
0 0 1
0 1 0
1 0 0
1 1 0
( b ) NOR gate

A B F
0 0 1 A
0 1 1
1 0 1
1 1 0 F
B

( c ) NAND gate

Gambar - 4

Dua rangkaian logika yang lain adalah EX-OR dan EX-NOR. Kedua gate ini
merupakan kombinasi dari gate-gate dasar dan hanya mempunyai dua inpuut.
Output EX-OR berlogika 0apabila kedua inputnya berlogika sama 0 atau 1, atau
dengan kata lain output EX-OR gate berlogika 1 iiapabila kedua inputnya berbeda (Gambar
5)
Oleh karena itu keadaan outputnya dapat ditulis
F= A B + A B

A B F
0 0 0
0 1 1 A
1 0 1
1 1 1 F
B

( a ) EX-OR gate

A B F
0 0 0
0 1 1 A
1 0 1
1 1 0 F
B

( b ) EX-NOR gate

Gambar – 5

Operasi logika EX-NOR gate berkebalikan dengan operasi EX-OR gate. Apabila kedua
inputnya berlogika 1 maka outputnya berlogika 0, sebaliknya bila kedua input sama 0 dan 1
maka outputnya berlogika 0, seperti pada gambar - 5

1.3 Peralatan dan Komponen

1. Catu Daya 5V : 1 buah


2. Multimeter Analog : 1 buah
3. Multimeter Digital : 1 buah
4. Proto Board : 1 buah
5. Resistor 220 Ohm : 1 buah
6. Dioda LED : 1 buah
7. Rangkaian Terpadu (IC) 7400 : 1 buah
7402 : 1 buah
7404 : 1 buah
ii
7408 : 1 buah
7432 : 1 buah
7486 : 1 buah
8. Kabel Penghubung : Secukupnya

1.4 PROSEDURE
1. Catu daya dalm keadaan mati, buat rangkaian seperti Diagram Rangkaian
5

2. Berikan data input sesuai dengan Tabel Pengamatan dan amati tegangan
output Vo dan indikator LED

3. Lakukan prosedur yang sama untuk gate AND gate, NAND gate, NOR
gate, NOT gate, dan EX-OR gate.

4. Buat rangkaain seperti Diagram rangkaain Gambar 6 (b) dan 6 (c)

5. Ulangi prosedur 2 s/d 4 dan mencatat hasil pada tabel.

6. Buka rangkaian dan kembalikan peralatan dan komponen.

1.5 Diagram Rangkaian

Gambar 6 (a)

 NAND gate
5V

14
R
A
B
7 Vo

ii
 NOR gate
5V

14
R
A
B
7
Vo

 NOT gate

5V

14
R

A
7
Vo

 AND gate

5V

14
R
A
B
7 Vo

ii
 OR gate

5V

14
R
A
B
7
Vo

> EX-OR

14
R
A
B
7
Vo

ii
5V
Vcc Vcc Vcc

A
B
R

Vo

(b)
5V
Vcc Vcc Vcc

A
B R

Vo

(c) Ga

mbar 6

ii
BAB II
DATA HASIL PERCOBAAN

ii
ii
ANALISA PEMBAHASAN

ii
BAB III
kesimpulan

Gerbang logika merupakan penyusun dari perangkat elektronika digital. Setiap


gerbang logika dapat digambarkan melalui tabel kebenaran. Setiap tabel
kebenaran menggunakan sistem aljabar dari Boolean. Oleh sebab itu, tabel
kebenaran hanya berupa angka “1” dan angka “0”. Komponen elektronika yang
menggunakan gerbang logika biasanya berupa chip.

Pada setiap gerbang logika memiliki karakteristik dan sifat sendiri-sendiri, oleh
karena itu berdasarkan teori dan percobaan praktikum ini disimpulkan sebagai
berikut:
●Pada gerbang AND, yaitu gerbang logika yang memiliki dua input dan satu
output. Menghasilkan output bernilai 1 jika kedua inputnya bernilai 1,namun
akan menghasilkan 0 apabila salah satu input nya atau kedua inputnya bernilai 0.
●Pada gerbang OR yaitu gerbang yang memiliki duainput dan satu
output.Menghasilkan output bernilai1 jika kedua inputnya atau salah satu
inputnyabernilai 1, namun akan menghasilkan 0 apabila kedua inputnya bernilai
0.
●Pada gerbang NOT atau gerbang inverter atau pembalik, memiliki satu input
dan satu output.Dimana hasil output berbanding terbalik dar iinputnya.
●Pada gerbang NAND yaitu gerbang yang hasil outputnya kebalikan dari hasil
output gerbang AND. Dimana output bernilai 1 ketika salah satuatau kedua
inputnya bernilai 0.
●Pada gerbang NOR yaitu hasil output kebalikan dari hasil output gerbang OR.
Dimana output bernilai logika 1 jika kedua inputnya bernilai logika0.
●Pada gerbang XOR yaitu gerbang yang memiliki dua input dan satu output.
Dimana output bernilailogika 1 ketika kedua input bernilai berbeda.
●Pada gerbang XNOR yaitu hasil output nya berkebalikan dari hasil output dari
gerbang XOR.Dimana output akan bernilai logika 1 jika keduainput bernilai
logika sama.

ii
Kesimpulan tulis tangan

ii
Pertanyaan&jawaban

ii
Daftar pustaka

https://www.academia.edu/30857357/
Petunjuk_praktikum_Rangkaian_Logika_Gate_gate_logika_6_2_GATE_G
ATE_LOGIKA

terima kasih

ii

Anda mungkin juga menyukai