DIGITAL
JUDUL PRATIKUM :
ALJABAR BOOLEAN
D
I
S
U
S
U
N
OLEH:
Nama. Fitria Nova Hulu S.T. M.T Nama. muhamad sukri habibi daulayS.T.M.T
NIP
NIP. 198711242019032021
ii
KATA PENGANTAR
Segala Puji syukur kita haturkan kehadirat Tuhan Yang Maha Esa yang telah memberikan
rahmat sehingga saya dapat menyelesaikan laporan praktikum yang berjudul “ GATE GATE
LOGIKA”. Adapun tujuan dari penulisan dari laporan ini adalah untuk memenuhi tugas pada mata
kuliah Praktikum Teknik Digital. Selain itu, laporan ini juga bertujuan untuk Menyelidiki operasi logika
dari gate-gate logika dan Membuktikan dan mengamati operasi logika dari gate-gate logika . Dan saya
mengucapkan Terima kasih kepada Ibu Fitria Nova Hulu S.T., M.T.,dan Bapak Muhammad Sukri
Habibi Daulay S.T., M.T.,selaku Dosen Praktikum Teknik Digital yang telah memberikan tugas ini
sehingga dapat menambah pengetahuan dan wawasan sesuai dengan bidang studi yang saya tekuni saat
ini.
Kemudian, saya menyadari bahwa tugas yang saya tulis ini masih jauh dari kata sempurna. Oleh
karena itu, kritik dan saran yang membangun saya butuhkan demi kesempurnaan laporan ini.
ii
DAFTAR ISI
ii
BAB I
ALJABAR BOOLEAN
I. TUJUAN PERCOBAAN
Praktikan diharapkan dapat memahami prinsip kerja dari aljabar Bolean dan menerapkannya
dalam rangkaian gerbang logika.
ii
7. Menghubungkan terminal output dari gate ke indikator LED
8. Memberi kondisi logic iput sesuai tabel 1, mengamati dan mencatat kondisi
outputnya. Jika LED menyala berarti logic tinggi (1), jika LED padam berarti logic
rendah (0)
9. Membuat Kesimpulan.
A B F LED
0 0 0 M
1 0 1 T
0 1 1 T
1 1 1 T
ii
A B F LED
0 0 0 M
1 0 0 M
0 1 0 M
1 1 1 T
ii
BAB II
TABEL HASIL PRATIKUM
ii
ANALISA PEMBAHASAN
ii
BAB III
KESIMPULAN
Kesimpulan yang dapat diambil dari praktikum Aljabar Boolean ini adalah Seberapapun
rumitnya sebuah rangkaian logika dalam Aljabar Boole akan tetap menggambarkan hasil Ouput
yang mengandung sifat salah satu Gerbang Dasar. Diataranya adalah Gerbang OR dan AND
seperti yang telah terbukti pada percobaan diatas:
Pada rangkaian X (OR+OR) : dengan adanya salah satu input ABC yang bernilai 1,
maka Ouput akhir (OR Gate) akan bernilai 1.
OR Gate: Output akan menyala (berlogika 1) ketika (minimal) salah satu dari kedua input
berlogika 1.
Pada rangkaian Y (AND+AND): dengan adanya salah satu gerbang AND yang benilai
1 (syarat: kedua inputnya harus benar), maka Output akhir (OR Gate) akan bernilai 1
AND Gate: Output akan menyala (berlogika 1) ketika kedua (semua) input berlogika 1.
ii
DAFTAR PUSTAKA
https://pt.slideshare.net/ZufarDhiyaulhaq/makalah-aljabar-boolean-dan-rangkaian-logika-
83826504
ii