Anda di halaman 1dari 7

2022

JURNAL PRAKTIKUM SISTEM DIGITAL MODUL 4

NAMA : Fadlan Nurul Adha

NIM : 1102213250

KELOMPOK : 39

HARI/SHIFT : Kamis/Shift 2

ASISTEN : WDJ

LABORATORIUM TEKNIK DIGITAL


ELECTRONIC DEVICE AND EMBEDDED SYSTEM (EDES)
KK CONTROL ELECTRONICS AND INTELLIGENT
SYSTEM (CEIS)
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM

Hanya dipergunakan di lingkungan Fakultas Teknik Elektro


JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011

1. Percobaan Simulasi Rangkaian D-FF menggunakan Skematik Quartus


Rangkaian Pada Quartus

Langkah Percobaan
1. Buat folder “new projrct wizard”
2. Buat rangkaian D-FF, di block diagram/scematic wizard
3. Start compilation
4. Inisialisasi pin planner
5. Start compilation
6. Upload ke FPGA, klik programmer
7. Untuk menampilkan timing diagram, klik University program VWF

Hasil Timing Diagram

Analisis percobaan
Pada simulasi D-FF menggunaan quartus untuk membuktikan table kebenaran dari D-FF
menggunakan timing diagram dimana pembuktiannya menggunakan timing table

LABORATORIUM TEKNIK DIGITAL


2022
JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011
2. Percobaan Simulasi Rangkaian D-FF menggunakan TinkerCad

Rangkaian Pada TinkerCad

Langkah Percobaan
1. Buka website tinkercad.com
2. Lalu klik menu Circuits
3. Siapkan komponen2nya (Baterai 3v, toggle Switch, 2 led, Pushbutton, IC D-FF)
4. Rangkain seperti di modul
5. Start simulation

Analisis percobaan
Fungsinya hampir sama dengan menggunakan quartus hanya saja disini kita menggunakan
Thinkercad

LABORATORIUM TEKNIK DIGITAL


2022
JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011
3. Percobaan Simulasi Rangkaian JK-FF menggunakan Skematik Quartus

Rangkaian Pada Quartus

Langkah Percobaan
1. Buat folder “new projrct wizard”
2. Buat rangkaian JK-FF, di block diagram/scematic wizard
3. Start compilation
4. Inisialisasi pin planner
5. Start compilation
6. Upload ke FPGA, klik programmer
7. Untuk menampilkan timing diagram, klik University program VWF
8.

Hasil Timing Diagram

Analisis percobaan
Penggunaan quartus untuk membuktikan table kebenaran dari JK-FF menggunakan timing
diagram dimana pembuktiannya menggunakan timing table

LABORATORIUM TEKNIK DIGITAL


2022
JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011
4. Percobaan Simulasi Rangkaian JK-FF menggunakan TinkerCad

Rangkaian Pada TinkerCad

Langkah Percobaan
1. Buka website tinkercad.com
2. Lalu klik menu Circuits
3. Siapkan komponen2nya (Baterai 3v, toggle Switch, 2 led, Pushbutton, IC D-FF)
4. Rangkain seperti di modul
5. Start simulation

Analisis percobaan
Fungsinya hampir sama dengan menggunakan quartus hanya saja disini kita menggunakan
Thinkercad

LABORATORIUM TEKNIK DIGITAL


2022
JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011
5. KESIMPULAN

Pada paratikum kali ini kita dapat memahami karakteristik dan fungsi dari rangkaian flip-flop
serta mengetahui perubahan keluaran terhadap masukan pada rangkaian flip-flop.

SARAN

Asisten
Tidak perlu ditanya kan lagi, baik behhhh

Praktikum
Menyenangkan dan dapet dimengerti

Fasilitas
Lumayan lah udah gak kedinginan saya

LABORATORIUM TEKNIK DIGITAL


2022
JURNAL PRAKTIKUM
ALJABAR BOOLEAN DAN RANGKAIAN LOGIKA
LABORATORIUM TEKNIK DIGITAL
FAKULTAS TEKNIK ELEKTRO
UNIVERSITAS TELKOM
0000001001010100010001010100101101000100010010010100011100000011

LABORATORIUM TEKNIK DIGITAL


2022

Anda mungkin juga menyukai