Anda di halaman 1dari 10

Jk flip flop

oleh :

Kelompok 3
ABD. Rahman J.
Jhon Asto
Milenia Asmara Mukhtar
Abu Bakar Basir
JK FLIP FLOP

Adalah flip-flop lain hasil pengembangan RS T flip


flop. Kelemahan pada SR flip flop terdapat kondisi
pacu yang tidak terprediksi yaitu pada saat nilai
SR = 11. Sedangkan pada JK flip flop, keadaan
output illegal diganti dengan keadaan toggle yaitu
suatu keadaan output yang merupakan kebalikan (
complement ) dari keadaan output sebelumnya.
Nama JK flip-flop diambil untuk
membedakan dengan masukan SR flip-flop.
Secara umum cara kerja JK flip-flop sama
dengan SR flip-flop. Perbedaannya pada saat JK
bernilai 11 yang menyebabkan kondisi keluaran
berubah (1 -> 0 dan 0 ->1)
Simbol J-K Flip-Flop
(aktif tinggi [clock=1], rendah[clock=0])

Aktif Tinggi Aktif Rendah

Preset Preset

J K J K

clock clock
K Q K Q

clear clear
JK flip flop mirip dengan T flip flop dengan
2 tambahan masukan J dan K

2 masukan dari JK flip-flop ditandai dengan huruf J & K.


Tabel Kebenaran
j k clock Q
0 0 naik Q (konstan)

0 1 naik 0

1 0 naik 1

1 1 naik Q’
(komplemen)
Ditinjau dari input clocknya, suatu flip-flop
dapat digolongkan ke dalam 4 kelompok besar :
• 1. Flip-flop yang aktif pada saat input clock
level rendah (logika 0)
• 2. Flip-flop yang aktif hanya pada saat input
clock berubah dari level rendah (logika 0) ke
level tinggi (logika 1)
3. Flip-flop yang aktif pada saat input clock
berubah dari level tinggi(logika 1) ke level
rendah (logika 0)
4. Flip-flop yang aktif pada saat input clock level
tinggi (logika1)
Karakter JK flip-flop yang lebih pasti
untuk semua kondisi banyak digunakan
untuk membangun berbegai komponen
register : register geser, pencacah biner,
pendeteksi sekuensial.
...Terimakasih...

Anda mungkin juga menyukai