Anda di halaman 1dari 69

Rangkaian TTL

Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Rangkaian TTL Standar Tinjauan Praktikal


Implementasi
Kuliah#7 TSK205 Sistem Digital - TA 2013/2014 Ringkasan

Lisensi

Eko Didik Widianto

Sistem Komputer - Universitas Diponegoro

21 Maret 2014

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 1


Rangkaian TTL
Rangkaian TTL Standar Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Rangkaian TTL untuk mengimplementasikan fungsi IC TTL Standar


Seri 7400
logika dikemas dalam satu chip menjadi rangkaian
Tinjauan Praktikal
terintegrasi (IC) Implementasi

Ringkasan
I IC TTL ini merupakan salah satu alternatif untuk
Lisensi
mengimplementasikan desain sistem digital
I Lainnya adalah menggunakan devais terprogram
(PLD) dan IC aplikasi khusus (ASIC)
I ASIC didesain dan dioptimasi untuk aplikasi khusus
sehingga mendapatkan performansi yang tinggi
dengan konstrain yang telah ditentukan
I PLD digunakan untuk mengimplementasikan
rangkaian logika yang dapat dikonfigurasi (diprogram
secara hardware)

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 2


Rangkaian TTL
Tentang Kuliah Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
I IC TTL standar seri 7400 untuk
Ringkasan
mengimplementasikan rangkaian logika minimum
Lisensi
I IC TTL standar seri 7400 untuk fungsi logika dasar
I metodologi desain rangkaian logika menggunakan IC
TTL standar
I tinjauan praktikal dalam implementasi rangkaian IC
TTL untuk menjamin kehandalan sinyal digital

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 3


Rangkaian TTL
Kompetensi Dasar Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Setelah mempelajari bab ini, mahasiswa akan IC TTL Standar


Seri 7400
mampu:
Tinjauan Praktikal
Implementasi
1. [C4] memilih IC TTL standar yang diperlukan untuk
Ringkasan
mengimplementasikan suatu fungsi logika tertentu
Lisensi
2. [C5] mendesain dan mengevaluasi rangkaian IC TTL
standar
3. [C5] menganalisis parameter elektrik dalam suatu
rangkaian IC TTL standar untuk jaminan kehandalan
sinyal digital
I Link
I Website: http://didik.blog.undip.ac.id/2014/02/25/
tkc205-sistem-digital-2013-genap/
I Email: didik@undip.ac.id

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 4


Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
IC TTL Standar Seri 7400
Karakteristik Umum IC TTL IC TTL Standar
Seri 7400
IC TTL untuk Gerbang Logika Dasar
Tinjauan Praktikal
Desain Rangkaian dengan IC TTL Implementasi

Ringkasan
Tinjauan Praktikal Implementasi Lisensi
Abstraksi Digital
Asumsi #1: Level Tegangan Logika
Asumsi #2: Arus Beban Statis
Asumsi #3: Beban Kapasitif dan Delay Propagasi
Asumsi #4: Jalur Transmisi adalah Konduktor Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 5


Rangkaian TTL
IC TTL Standar Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Rangkaian logika sederhana umumnya IC TTL Standar


menggunakan IC TTL standar Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
I Menyediakan fungsi-fungsi logika, seperti gerbang Logika Dasar
Desain Rangkaian dengan
logika dasar, flip-flop, pencacah, transceiver data, IC TTL

unit logika dan aritmatika Tinjauan Praktikal


Implementasi
I Dikenal sebagai device seri 7400 karena nomor Ringkasan

komponen diawali dengan 74 Lisensi

I Umumnya dipaket dalam dual-inline package/DIP


I Koneksi eksternal dari chip disebut pin atau lead
I Dua pin menghubungkan VDD dan GND ke sumber
daya untuk chip
I Lihat:
http://en.wikipedia.org/wiki/List_of_7400_series_integrated_circuits

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 6


Rangkaian TTL
IC 7404 Standar

Hex Inverter @2014,Eko Didik


Widianto
(didik@undip.ac.id)

I 6 buah gerbang logika NOT IC TTL Standar


Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

I Pin VDD dihubungkan ke sumber tegangan sebagai


tegangan operasi, sedangkan pin GND dihubungkan
ke 0 Volt (Ground) sebagai tegangan referensi
I Besarnya tegangan VDD umumnya 5 Volt
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 7
Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400
Karakteristik Umum IC TTL
Desain Rangkaian dengan IC TTL IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL
Tinjauan Praktikal Implementasi
Tinjauan Praktikal
Abstraksi Digital Implementasi

Asumsi #1: Level Tegangan Logika Ringkasan

Asumsi #2: Arus Beban Statis Lisensi

Asumsi #3: Beban Kapasitif dan Delay Propagasi


Asumsi #4: Jalur Transmisi adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 8
Rangkaian TTL
Nomor IC TTL Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

I DM74LS04N: Keluarga bipolar Low-power Schottky


(LS) dan melakukan fungsi logika NOT sejumlah 6
buah (’04) dalam kemasan plastik DIP through-hole
(N)

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 9


Rangkaian TTL
Karakteristik IC TTL Standar

@2014,Eko Didik
Widianto
I Produsen devais (didik@undip.ac.id)

I Prefix SN untuk Texas Instruments, DM untuk National IC TTL Standar


Seri 7400
Semiconductor Karakteristik Umum IC TTL
I Prefix ini sekarang mungkin sudah tidak terasosiasi ke IC TTL untuk Gerbang
Logika Dasar
produsen tunggal, misalnya Fairchild Semiconductor MM Desain Rangkaian dengan
IC TTL
dan DM atau tanpa prefix
Tinjauan Praktikal
I Rating suhu operasi Implementasi

Ringkasan
I 74 untuk suhu komersial (0o C sampai 85o C)
Lisensi
I 64 untuk keperluan industri (−40o C sampai 85o C)
I 54 untuk militer (−40o C sampai 125o C)
I Ada IC 7400 dengan rating ini
I Sub-keluarga devais /teknologi
I menyatakan teknologi transistor di IC tersebut beserta
rating tegangan dan kecepatannya. Misal ALS, advanced
low-power Schottky menggunakan bipolar, namun daya
rendah

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 10


Rangkaian TTL
Karakteristik IC TTL Standar

I Fungsi logika digital @2014,Eko Didik


Widianto
(didik@undip.ac.id)

Seri Fungsi Contoh Seri Fungsi Contoh IC TTL Standar


Seri 7400
Karakteristik Umum IC TTL
7400 Quad NAND-2 gate 74LS00 7454 4-wide 2-input 74LS54 IC TTL untuk Gerbang
Logika Dasar
AND-OR-Invert Desain Rangkaian dengan
IC TTL

7402 Quad NOR-2 gate 74LVC02 7448 BCD to 7-segment 74LS48


Tinjauan Praktikal
Implementasi
decoder/driver
Ringkasan
7404 Hex NOT gate 74LVC04 7468 Dual 4-bit decade counter 74LS68
Lisensi
7408 Quad AND-2 gate 74HCT08 7473 Dual J-K Flip-flop w/ Clear 74LS73

7410,7411,7412
Triple NAND-3 gate 74HCT10 7474,7479 Dual DFF 74LS74

7432 Quad OR-2 gate 74HCT32 7477 4-bit bistable latch 74LS77

7486 Quad XOR-2 gate 74LS86 7483 4-bit binary full adder 74LS83

I Kemasan, rating kualitas


I Ditunjukan dengan akhiran dengan arti yang bervariasi
antar produsen.
I Contoh: akhiran ’N’ menunjukkan kemasan DIP, ’D’ untuk
http://didik.blog.undip.ac.id
SOIC @2014,Eko Didik Widianto (didik@undip.ac.id) 11
Rangkaian TTL
Teknologi IC Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Konstruksi transistor penyusun IC TTL adalah BJT, CMOS dan


IC TTL Standar
BiCMOS Seri 7400
Karakteristik Umum IC TTL
I IC dengan transistor bipolar/BJT mempunyai kecepatan IC TTL untuk Gerbang
Logika Dasar
lebih tinggi, tapi membutuhkan daya operasi yang lebih Desain Rangkaian dengan
IC TTL
besar daripada CMOS
Tinjauan Praktikal
I Kombinasi antara bipolar dan CMOS memunculkan Implementasi
BiCMOS (trade-off antara kecepatan dan kebutuhan daya). Ringkasan
I IC dengan CMOS ditandai dengan ’C’ atau ’LV’ Lisensi

I misalnya AC, HC, FC, LVC, LV, LVX dan seterusnya


I IC dengan BiCMOS ditandai dengan ’B’ atau ’BC’
I misalnya BCT dan ABT
I Tanpa identitas itu, IC menggunakan teknologi bipolar
I misalnya H, LS, ALS, F

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 12


Rangkaian TTL
Level Tegangan Logika Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Level tegangan logika ditentukan oleh suplai tegangan ke IC
IC TTL Standar
(VDD) Seri 7400
Karakteristik Umum IC TTL
I Bipolar: tegangan suplai 4.5 - 5.5 Volt untuk level logika 5 IC TTL untuk Gerbang
Logika Dasar
Volt Desain Rangkaian dengan
IC TTL
I CMOS: level tegangan 3.3 atau 5 Volt
Tinjauan Praktikal
I Identitas ’L’ menunjukkan level logika 3.3V di CMOS dan Implementasi
low power di bipolar
Ringkasan
I IC 74LS mempunyai daya disipasi 2 mWatt, Lisensi
sedangkan 74S mempunyai 20 mWatt
I Identitas ’T’: level logika CMOS kompatibel dengan bipolar
I 74HCT mempunyai level logika kompatibel 5 Volt
I Identitas ’X’: level tolerant di level logika 3.3 dan 5 Volt
I 74LVX dapat menerima masukan logika 3.3 Volt dan
5 Volt

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 13


Rangkaian TTL
Daya dan Kecepatan Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
I IC TTL CMOS mengejar kebutuhan daya rendah, IC TTL untuk Gerbang
Logika Dasar

sedangkan bipolar mengejar kecepatan yang tinggi Desain Rangkaian dengan


IC TTL

I Kecepatan yang tinggi di IC TTL CMOS ditandai Tinjauan Praktikal


Implementasi
dengan identitas ’H’ untuk high-speed atau ’F’ untuk Ringkasan
fast Lisensi
I IC 74HC mempunyai kecepatan seperti 74LS
dengan waktu tunda gerbang 12 ns
I 74FC mempunyai kecepatan seperti 74F dengan
waktu tunda gerbang 3,4 ns

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 14


Rangkaian TTL
Kemasan Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Nomor IC Suhu, TA Kemasan Panjang × Lebar Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
74LS00N PDIP-14 775×325 mil 2 Desain Rangkaian dengan
IC TTL

74LS00D SOIC-14 344×244 mil 2 Tinjauan Praktikal


74LS00NS 0o C- 70o C SOP-14 10,5×8,2 mm2 Implementasi

74LS00PS SOP-8 6,5×8,2 mm2 Ringkasan

Lisensi
74LS00DB SSOP-14 6,5×8,2 mm2
74LS00J CDIP-14 785×300 mil 2
74LS00W o
−55 C- 125 C o
CFP-14 390×260 mil 2
74LS00FK LCCC-20 358×358 mil 2

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 15


Rangkaian TTL
Kemasan PDIP Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 16


Rangkaian TTL
Kemasan SOP Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 17


Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400
Karakteristik Umum IC TTL
Desain Rangkaian dengan IC TTL IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL
Tinjauan Praktikal Implementasi
Tinjauan Praktikal
Abstraksi Digital Implementasi

Asumsi #1: Level Tegangan Logika Ringkasan

Asumsi #2: Arus Beban Statis Lisensi

Asumsi #3: Beban Kapasitif dan Delay Propagasi


Asumsi #4: Jalur Transmisi adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 18
Rangkaian TTL
Rangkaian AND-OR, OR-AND, NAND-NAND Standar

dan NOR-NOR @2014,Eko Didik


Widianto
(didik@undip.ac.id)

IC TTL Standar
I Implementasi: Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
I IC 7404 untuk 6 buah gerbang NOT Logika Dasar
Desain Rangkaian dengan
I IC 7408 untuk 4 buah gerbang AND-2 dan 7411 IC TTL

untuk 3 buah gerbang AND-3 Tinjauan Praktikal


Implementasi
I IC 7432 untuk 4 buah gerbang OR-2 dan 744075
Ringkasan
untuk 3 buah gerbang OR-3
Lisensi
I IC 7400 untuk 4 buah gerbang NAND-2, 7410/7412
untuk 3 buah gerbang NAND-3 dan 7413 untuk 2
buah gerbang NAND-4
I IC 7402 untuk 4 buah gerbang NOR-2, 7427 untuk 3
buah gerbang NOR-3 dan 744002 untuk 2 buah
gerbang NOR-4
I IC 7486 untuk 4 buah gerbang XOR-2
I IC 74266 untuk 4 buah gerbang XNOR-2

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 19


Rangkaian TTL
IC 7404 Standar

Hex Inverter @2014,Eko Didik


Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 20


Rangkaian TTL
Contoh IC 7404 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
I 74AHCT04PW: NXP Semiconductor, 14-TSSOP, 5V, Karakteristik Umum IC TTL
IC TTL untuk Gerbang

CMOS, delay gerbang 12 ns, suhu operasi −40o C Logika Dasar


Desain Rangkaian dengan

sampai 125o C
IC TTL

Tinjauan Praktikal
Implementasi
I SN74ALVC04N: Texas Instruments, 14-PDIP, 3.3V,
CMOS, delay propagasi < 3 ns, suhu operasi 0o C Ringkasan

Lisensi
sampai 70o C
I SN74ALS04D: Texas Instruments, 14-SOIC, 5V,
Advanced Low Power Schottky (Bipolar), delay
gerbang 4 ns, suhu operasi 0o C sampai 70o C

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 21


Rangkaian TTL
AND: IC 7408 dan 7411 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

I y = x1 · x2 dapat diimplementasikan dengan 7411


I Hubungkan satu masukan ke ’1’, karena
y = x1 · x2 = x1 · x2 · 1
I Gambarkan skematik rangkaian untuk fungsi y = x1 · x2 · x3 · x4
menggunakan IC 7408 atau 7411 secara efisien
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 22
Rangkaian TTL
OR: IC 7432 dan744075 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi
I y = x1 + x2 dapat diimplementasikan dengan 744075
I Hubungkan satu masukan ke ’0’, karena
y = x1 + x2 = x1 + x2 + 0
I Gambarkan skematik rangkaian untuk fungsi y = x1 + x2 + x3
menggunakan IC 7432

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 23


Rangkaian TTL
NAND: IC 7432, 7410/7412 dan 7413 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 24


Rangkaian TTL
Fungsi y = x1 · x2 · x3 dengan 7400 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

y = x1 · x2 · x3 IC TTL Standar
Seri 7400
= (x1 · x2 ) · x3 Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar

= (x1 · x2 ) · x3 Desain Rangkaian dengan


IC TTL

Tinjauan Praktikal
= (x1 · x2 ) · (x1 · x2 ) · x3 Implementasi

Ringkasan

Lisensi
I Fungsi NAND 3-masukan diimplementasikan dengan 3 gerbang
NAND-2

I Rangkaian?
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 25
Rangkaian TTL
NOR: IC 7402/7428, 7427 dan 744002 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 26


Rangkaian TTL
Fungsi y = x1 + x2 + x3 dengan 7402 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

y = x1 + x2 + x3 IC TTL Standar
Seri 7400
= (x1 + x2 ) + x3 Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar

= (x1 + x2 ) + x3 Desain Rangkaian dengan


IC TTL

Tinjauan Praktikal
= (x1 + x2 ) + (x1 + x2 ) + x3 Implementasi

Ringkasan

I Fungsi NOR 3-masukan diimplementasikan dengan 3 gerbang Lisensi

NOR-2

I Skematik rangkaian?
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 27
Rangkaian TTL
XOR-2 dan XNOR-2 Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 28


Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400
Karakteristik Umum IC TTL
Desain Rangkaian dengan IC TTL IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL
Tinjauan Praktikal Implementasi
Tinjauan Praktikal
Abstraksi Digital Implementasi

Asumsi #1: Level Tegangan Logika Ringkasan

Asumsi #2: Arus Beban Statis Lisensi

Asumsi #3: Beban Kapasitif dan Delay Propagasi


Asumsi #4: Jalur Transmisi adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 29
Rangkaian TTL
Metodologi Desain Standar

@2014,Eko Didik
1. Analisis spesifikasi kebutuhan Widianto
Spesifikasi kebutuhan dapat dinyatakan ke dalam tabel (didik@undip.ac.id)

kebenaran atau peta Karnaugh.


IC TTL Standar
2. Penyederhanaan persamaan fungsi logika yang memenuhi Seri 7400
Karakteristik Umum IC TTL
spesifikasi IC TTL untuk Gerbang
Logika Dasar
Penyederhanaan fungsi dapat dilakukan secara aljabar Boolean, Desain Rangkaian dengan

metode Quine-McKluskey dan peta Karnaugh. IC TTL

Tinjauan Praktikal
3. Desain rangkaian logika minimal dari fungsi tersebut Implementasi
Rangkaian yang dihasilkan adalah berupa dua level AND-OR Ringkasan
untuk persamaan fungsi SOP, sedangkan OR-AND jika POS.
Lisensi
4. Optimasi dengan menggunakan rangkaian NAND-NAND atau
NOR-NOR
Rangkaian AND-OR atau OR-AND menggunakan gerbang AND
dan OR. Jika menggunakan NAND-NAND atau NOR-NOR, IC
yang digunakan hanya NAND atau NOR saja. Optimasi
rangkaian ini dilakukan dengan konstrain luas papan rangkaian
(PCB)/kompleksitas dan biaya.
5. Implementasi rangkaian dengan IC TTL yang sesuai
6. Verifikasi rangkaian TTL terhadap spesifikasi kebutuhan baik
fungsional, performansi
http://didik.blog.undip.ac.id maupun
@2014,Eko elektrik
Didik Widianto (didik@undip.ac.id) 30
Rangkaian TTL
Contoh Desain Standar

@2014,Eko Didik
I Desain rangkaian P TTL fungsi
Widianto
(didik@undip.ac.id)
f (x1 , x2 , x3 ) = m (1, 5, 6, 7)
IC TTL Standar
I Solusi. Peta Karnaugh untuk menyederhanakan Seri 7400
fungsi, menghasilkan f (x1 , x2 , x3 ) = x1 x2 + x 2 x3 Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 31


Rangkaian TTL
Skematik Rangkaian AND-OR Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

I Tidak efisien!

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 32


Rangkaian TTL
Rangkaian AND-OR Tidak Efisien Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Rangkaian tersebut membutuhkan 3 buah IC, yaitu
IC TTL Standar
7404, 7408 dan 7432 Seri 7400
Karakteristik Umum IC TTL
I Dari 6 gerbang NOT yang tersedia di 7404 hanya 1 IC TTL untuk Gerbang
Logika Dasar
gerbang yang digunakan atau efisiensinya 1/6 (17%) Desain Rangkaian dengan
IC TTL
I Dari 4 gerbang AND-2 yang tersedia di 7408 hanya 2 Tinjauan Praktikal
gerbang yang digunakan atau efisiensinya 2/4 (50%) Implementasi
I Dari 4 gerbang OR-2 yang tersedia di 7432 hanya 1 Ringkasan
gerbang yang digunakan (25%). Lisensi

I Solusi: NAND-NAND

f (x1 , x2 , x3 ) = x1 x2 + x 2 x3
= x1 x2 + x 2 x3
= x1 x2 · x 2 x3 ≡ x1 · x2 · x2 · x2 · x3

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 33


Rangkaian TTL
Rangkaian Logika NAND-NAND Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan
atau Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 34


Rangkaian TTL
Implementasi Rangkaian Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400
Karakteristik Umum IC TTL
IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 35


Rangkaian TTL
Pengujian Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Mengevaluasi keluaran LED untuk semua
IC TTL Standar
kemungkinan saklar Seri 7400
Karakteristik Umum IC TTL
I Dibandingkan terhadap nyala LED yang diharapkan IC TTL untuk Gerbang
Logika Dasar
Desain Rangkaian dengan
IC TTL

Saklar 1 Saklar 2 Saklar 3 Keluaran yang diharapkan Tinjauan Praktikal


Implementasi
0 0 0 LED padam
Ringkasan
0 0 1 LED menyala Lisensi
0 1 0 LED padam
0 1 1 LED padam
1 0 0 LED padam
1 0 1 LED menyala
1 1 0 LED menyala
1 1 1 LED menyala

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 36


Rangkaian TTL
Latihan Standar

@2014,Eko Didik
I Desain rangkaian logika untuk fungsi Widianto
P
f1 (x1 , x2 , x3 , x4 ) = m(2, 3, 5, 6, 13) + d(7, 15) (didik@undip.ac.id)

I Gambar rangkaiannya menggunakan quad NAND IC TTL Standar


Seri 7400
2-masukan (74LS00), triple NAND 3-masukan (74LS10), Karakteristik Umum IC TTL
dual NAND 4-masukan (74LS20), NAND 8-masukan IC TTL untuk Gerbang
Logika Dasar
(74LS30) atau hex inverter/NOT (74LS04) Desain Rangkaian dengan
IC TTL

Tinjauan Praktikal
Implementasi

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 37


Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 38
Rangkaian TTL
Sistem Kompleks -> Abstraksi Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Bagaimana sebuah IC kompleks dapat didesain?
IC TTL Standar
I tersusun atas jutaan (milyaran) transistor Seri 7400
I melakukan fungsi kompleks Tinjauan Praktikal
Implementasi
I Solusinya adalah dengan abstraksi (digital) Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
I mengidentifikasikan aspek yang penting untuk Asumsi #2: Arus Beban
Statis
dikerjakan Asumsi #3: Beban Kapasitif
dan Delay Propagasi
I ’menyembunyikan’ detail dari aspek yang lain Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
I Abstraksi digital: Kebutuhan Sumber Daya

Ringkasan
I membuat asumsi
Lisensi
I mengikuti disiplin yang membuat asumsi valid
sehingga detail dapat disembunyikan, fokus dengan
yang penting
I Setidaknya terdapat 4 asumsi dan disiplin dalam
abstraksi digital
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 39
Rangkaian TTL
Asumsi dan Disiplin Standar

@2014,Eko Didik
Widianto
1. Asumsi #1: semua sinyal mempunyai level logika yang (didik@undip.ac.id)

memadai untuk merepresentasikan nilai 0 dan 1


IC TTL Standar
Disiplin: memberikan noise margin yang mencukupi Seri 7400
dalam transmisi sinyal digital Tinjauan Praktikal
Implementasi
2. Asumsi #2: arus untuk mensuplai komponen telah Abstraksi Digital
Asumsi #1: Level Tegangan
mencukupi tanpa mengganggu level logika Logika
Asumsi #2: Arus Beban
Disiplin: jumlah fanout memenuhi konstrain beban statis Statis
Asumsi #3: Beban Kapasitif
(rangkaian tidak overload) dan Delay Propagasi
Asumsi #4: Jalur Transmisi
3. Asumsi #3: perubahan level sinyal terjadi seketika tanpa adalah Konduktor
Sempurna

dipengaruhi oleh beban kapasitif Kebutuhan Sumber Daya

Ringkasan
Disiplin: jumlah fanout dibatasi sehingga pengaruh
beban kapasitif masih memenuhi konstrain delay Lisensi

propagasi
4. Asumsi #4: delay propagasi NOL (wire adalah konduktor
sempurna)
Disiplin: menjaga delay propogasi sinyal masih
memenuhi konstrain kecepatan data
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 40
Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 41
Rangkaian TTL
Asumsi #1: Level Tegangan Logika Standar

@2014,Eko Didik
I Asumsi: Semua sinyal mempunyai tegangan ’low’ dan ’high’ Widianto
(didik@undip.ac.id)
yang memadai (level logika) untuk merepresentasikan nilai
diskrit 0 dan 1 (positive-logic) IC TTL Standar
Seri 7400
I Saat ini, level logika TTL menjadi level standar untuk IC Tinjauan Praktikal
logika Implementasi
Abstraksi Digital
I Tegangan supplai: 5V, 3.3V, 1.8V dan 1.2V Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

I Sinyal bisa mendapatkan noise dan redaman yang menguatkan


dan/atau melemahkan sinyal
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 42
Rangkaian TTL
Tegangan Threshold Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Variabel biner akan dinyatakan sebagai sinyal di
IC TTL Standar
rangkaian elektronik Seri 7400

I Nilai variabel merepresentasikan level tegangan (*) Tinjauan Praktikal


Implementasi
atau arus Abstraksi Digital
Asumsi #1: Level Tegangan
I Membedakan nilai logika berdasarkan tegangan Logika
Asumsi #2: Arus Beban
threshold Statis
Asumsi #3: Beban Kapasitif
I Sistem logika positif dan Delay Propagasi
Asumsi #4: Jalur Transmisi
I Level tegangan di atas threshold −→logika 1 (high, adalah Konduktor
Sempurna

H) Kebutuhan Sumber Daya

I Level tegangan di bawah threshold −→logika 0 (low, Ringkasan

L) Lisensi

I Sistem logika negatif sebaliknya


I Level tegangan di atas threshold −→logika 0 (low, L)
I Level tegangan di bawah threshold −→logika 1
(high, H)

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 43


Rangkaian TTL
Level Tegangan Threshold Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Vss merupakan tegangan
minimum yang ada di sistem. IC TTL Standar
Seri 7400
Bisa bernilai negatif. Akan Tinjauan Praktikal
digunakan Vss = 0V Implementasi
Abstraksi Digital
I VDD adalah tegangan suplai. Asumsi #1: Level Tegangan
Logika

Nilai tegangan: +5V, +3.3V Asumsi #2: Arus Beban


Statis

atau 1.2V. Akan digunakan Sistem Logika Asumsi #3: Beban Kapasitif
dan Delay Propagasi

VDD = 5V Positif Asumsi #4: Jalur Transmisi


adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan
I Level tegangan untuk V0,max (threshold maksimal) Lisensi

dan V1,min (threshold minimal) tergantung dari


teknologi implementasi
I Nilai tegangan antara Vss - V0,max −→logika 0 (low, L)
I Nilai tegangan antara V1,min - VDD −→logika 1 (high,
H)
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 44
Rangkaian TTL
Masalah Noise dan Rugi Parasitik Standar

@2014,Eko Didik
Widianto
I Menggunakan 2 threshold: (didik@undip.ac.id)

I threshold tinggi dan


IC TTL Standar
threshold rendah. Ada Seri 7400
zona unspecified Tinjauan Praktikal
I rentan dengan noise, Implementasi
Abstraksi Digital
interferensi, rugi-rugi Asumsi #1: Level Tegangan
Logika
parasitic saat transmisi Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
I Solusi: menambah threshold Kebutuhan Sumber Daya

output Ringkasan
VOL < VIL dan VOH > VOL Lisensi

I Disiplin: komponen mematuhi


spesifikasi noise margin yang
mencukupi untuk
mengantisipasi noise, sehingga
level tegangan tidak terganggu
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 45
Rangkaian TTL
Parameter Elektrik IC TTL Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 46


Rangkaian TTL
Parameter Elektrik IC TTL Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I VIH - tegangan masukan logika tinggi (high)
IC TTL Standar
VIH : nilai tegangan masukan minimum yang diperlukan untuk Seri 7400
logika 1 (TINGGI). Tegangan masukan yang di bawah nilai ini
Tinjauan Praktikal
tidak dapat dianggap sebagai logika 1 oleh rangkaian. Implementasi
Abstraksi Digital
I VIL - tegangan masukan logika rendah (low) Asumsi #1: Level Tegangan
Logika
VIL : nilai tegangan masukan maksimum yang diperlukan untuk Asumsi #2: Arus Beban
Statis
logika 0 (RENDAH). Tegangan masukan yang di atas nilai ini Asumsi #3: Beban Kapasitif

tidak dapat dianggap sebagai logika 0 oleh rangkaian. dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
I VOH - tegangan keluaran logika tinggi (high) Sempurna
Kebutuhan Sumber Daya
VOH : snilai tegangan keluaran minimum yang diberikan oleh
Ringkasan
rangkaian untuk logika 1 (TINGGI). Tegangan keluaran minimum
ini telah dijamin oleh pembuat IC TTL. Lisensi

I VOL - tegangan keluaran logika rendah (low)


VOL :s nilai tegangan keluaran maksimum yang diberikan oleh
rangkaian untuk logika 0 (TINGGI). Tegangan keluaran
maksimum ini telah dijamin oleh pembuat IC TTL.

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 47


Rangkaian TTL
Noise Margin Standar

@2014,Eko Didik
Widianto
I Menyatakan selisih besar tegangan threshold (didik@undip.ac.id)

I menunjukkan besarnya noise yang masih bisa ditoleransi IC TTL Standar


Seri 7400
oleh rangkaian sehingga rangkaian masih bisa beroperasi
dengan benar Tinjauan Praktikal
Implementasi
I Nilainya menentukan ketahanan rangkaian terhadap noise Abstraksi Digital
Asumsi #1: Level Tegangan
I Noise Margin Logika
Asumsi #2: Arus Beban
Statis
I Logika 0: noise margin(low) = VIL − VOL Asumsi #3: Beban Kapasitif
dan Delay Propagasi
I Logika 1: noise margin(high) = VOH − VIH Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 48


Rangkaian TTL
Contoh Standar

@2014,Eko Didik
I Tentukan besarnya noise maksimum yang dapat ditoleransi saat Widianto
(didik@undip.ac.id)
logika 0 dan logika 1
IC TTL Standar
Seri 7400
Parameter Maksimal (V) Tipikal(V) Maksimal (V)
Tinjauan Praktikal
VOH 2,4 3,4 Implementasi
Abstraksi Digital
VOL 0,2 0,4 Asumsi #1: Level Tegangan
Logika

VIH 2,0 Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
VIL 0,8 dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya
I besar noise maksimal logika 1:
Ringkasan

noise margin(H) = VOH − VIH Lisensi

= 2, 4V − 2, 0V = 0, 4V
I besar noise maksimal logika 0:

noise margin(L) = VIL − VOL


= 0, 8V − 0, 4V = 0, 4V
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 49
Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 50
Rangkaian TTL
Arus Source dan Arus Sink Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 51


Rangkaian TTL
Level Beban Statis Standar

@2014,Eko Didik
Widianto
I Asumsi: Arus untuk mensuplai komponen mencukupi tanpa (didik@undip.ac.id)
mengganggu level logika
IC TTL Standar
I Ditentukan oleh rangkaian internal di komponen (resistansi Seri 7400

output seri) Tinjauan Praktikal


Implementasi
I Static load: arus yang mengalir saat beban dihubungkan ke Abstraksi Digital
Asumsi #1: Level Tegangan
output rangkaian Logika
Asumsi #2: Arus Beban
Statis
I Static berarti hanya melihat beban saat nilai sinyal tidak Asumsi #3: Beban Kapasitif
dan Delay Propagasi
berubah Asumsi #4: Jalur Transmisi
I Masukan high: komponen input mensuplai (source) arus adalah Konduktor
Sempurna

ke beban Kebutuhan Sumber Daya

I Masukan low: komponen menerima (sink) arus dari beban Ringkasan

Lisensi
I Disiplin: rangkaian tidak overload, membatasi fanout untuk
memenuhi konstrain beban statis
I Manufaktur menyediakan karakteristik load statis (IOH , IOL ,
IIH dan IIL )
I Desainer memastikan fanout (jumlah input yang dapat
didrive oleh suatu output) tidak mempengaruhi level logika
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 52
Rangkaian TTL
Karakteristik beban statis Standar
Diberikan: Arus input: komponen @2014,Eko Didik
Widianto
sbg load (didik@undip.ac.id)
Arus output: komponen
sbg driver IC TTL Standar
Seri 7400
Nilai arus: negatif (arus Tinjauan Praktikal
keluar dari terminal), Implementasi
Abstraksi Digital

positif (arus masuk ke Asumsi #1: Level Tegangan


Logika

terminal) Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
I Tiap keluaran terminal dapat source/sink arus 24mA dan beban adalah Konduktor
Sempurna
masukan 5µA, sehingga dapat mendrive 24mA/5µA = 4800 Kebutuhan Sumber Daya

masukan Ringkasan
I Namun, untuk logika high tegangan keluaran turun 2.2V dan Lisensi
untuk logika low tegangan naik menjadi 0.55V
I Noise margin hanya menjadi 0.2V untuk logika high dan 0.25V
untuk logika low
I Agar noise margin tetap 0.4V, arus keluaran dibatasi 12mA,
sehingga fanout maksimal 2400 masukan
I Tapi, beban statis bukan satu-satunya faktor yang
menentukan
fanout
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 53
Rangkaian TTL
Contoh Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Spesifikasi elektrik beban statis IC TTL IC TTL Standar


Seri 7400

Tinjauan Praktikal
Parameter 74LS 74ALS 74F Implementasi
Abstraksi Digital

IIH 20µA 20µA 20µA Asumsi #1: Level Tegangan


Logika
Asumsi #2: Arus Beban
IIL −0, 4mA −0, 1mA −0, 6mA Statis
Asumsi #3: Beban Kapasitif
IOH −0, 4mA −0, 4mA −1mA dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
IOL 8mA 8mA 20mA Sempurna
Kebutuhan Sumber Daya

Ringkasan
I Jika keluaran gerbang NAND 74ALS00 dihubungkan Lisensi

dengan masukan 3 gerbang 74LS dan 1 buah


gerbang 74F, analisis kondisi beban statis rangkaian
tersebut

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 54


Rangkaian TTL
Analisis Beban Statis Rangkaian Standar

@2014,Eko Didik
Widianto
I Saat logika 1, arus source dari NAND 74ALS: (didik@undip.ac.id)

IC TTL Standar
Seri 7400
IIH,total = 3 × IIH,74LS + 1 × IIH,74F
Tinjauan Praktikal
= 3 × 20µA + 1 × 20µA Implementasi
Abstraksi Digital
= 80µA Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Lebih kecil dari IOH,74LS sebesar 0, 4mA, sehingga rangkaian Statis
Asumsi #3: Beban Kapasitif
tidak akan mengalami masalah beban statis dan Delay Propagasi
Asumsi #4: Jalur Transmisi
I Saat logika 0, arus sink di NAND: adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

IIL,total = 3 × IIL,74LS + 1 × IIL,74F Ringkasan


= 3 × 0, 4mA + 1 × 0, 6mA Lisensi

= 1, 8mA

Lebih kecil dari arus IOL,74LS sebesar 8mA, maka rangkaian tidak
akan mengalami masalah beban statis
I Latihan: hitung gerbang 74F yang bisa ditambahkan ke keluaran
NAND?
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 55
Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 56
Rangkaian TTL
Asumsi #3: Beban Kapasitif dan Delay Standar

Propagasi @2014,Eko Didik


Widianto
(didik@undip.ac.id)
I Asumsi: Perubahan level sinyal terjadi secara
seketika IC TTL Standar
Seri 7400

Tinjauan Praktikal
I Real: transisi level sinyal tidak Implementasi
Abstraksi Digital
seketika Asumsi #1: Level Tegangan
Logika

I rise-time (tr ): lamanya waktu Asumsi #2: Arus Beban


Statis

sinyal tegangan naik dari Asumsi #3: Beban Kapasitif


dan Delay Propagasi

level rendah ke tinggi Asumsi #4: Jalur Transmisi


adalah Konduktor
I fall-time (tf ): lamanya waktu Sempurna
Kebutuhan Sumber Daya
sinyal tegangan turun dari
Ringkasan
level tinggi ke rendah
Lisensi
I titik pengukuran 10% dan
90%
I kecepatan naik/turunnya
sinyal disebut slewrate (V/s)
I Di tiap komponen: resistansi seri
(rs ), kapasitansi masukan (Cin )
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 57
Rangkaian TTL
Beban Kapasitif Rangkaian AND-OR Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan
I Saat output dihubungkan dengan beberapa beban masukan
n
P Lisensi
secara paralel, Cin = total Cin semua masukan, Cin,total = cin .
Transisi jadi lebih lambat (landai)
I Disiplin: Minimalkan fanout untuk mengurangi beban kapasitif,
sehingga memenuhi konstrain delay propagasi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 58


Rangkaian TTL
Delay Propagasi Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

I Waktu tunda propagasi dari logika 0 ke 1 dinyatakan dengan IC TTL Standar


Seri 7400
tPLH , sedangkan dari 1 ke 0 dinyatakan dengan tPHL .
Tinjauan Praktikal
I Jika sama, dinyatakan sebagai delay propagasi komponen Implementasi
Abstraksi Digital
(tpd ): lamanya waktu dari perubahan input sampai Asumsi #1: Level Tegangan
Logika
outputnya berubah Asumsi #2: Arus Beban
Statis
tpd = max (tPLH , tPHL ) Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 59


Rangkaian TTL
Contoh Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
I Misalnya: Cin tipikal dari komponen IC logika adalah 5pF. Suatu Implementasi
Abstraksi Digital
komponen (misalnya gerbang AND) mempunyai delay propagasi Asumsi #1: Level Tegangan
Logika
maksimum, tpd 4.3ns yang diukur saat kapasitansi load CL 50pF. Asumsi #2: Arus Beban
Statis
Berapa fanout gerbang AND yang dapat digunakan tanpa Asumsi #3: Beban Kapasitif
dan Delay Propagasi
menyebabkan delay propagasi yang melebihi nilai maksimum Asumsi #4: Jalur Transmisi
adalah Konduktor
I Maksimum fanout = CL /Cin = 50pF /5pF = 10 Sempurna
Kebutuhan Sumber Daya
I Nilai sebenarnya akan lebih kecil karena terdapat
Ringkasan
kapasitansi stray antara keluaran dan masukan
Lisensi

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 60


Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 61
Rangkaian TTL
Asumsi #4: Jalur Transmisi adalah Konduktor Standar

Sempurna @2014,Eko Didik


Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
I Asumsi: Perubahan nilai di keluaran akan langsung dapat dilihat Asumsi #3: Beban Kapasitif
dan Delay Propagasi
seketika oleh masukan komponen yang terhubung ke keluaran tersebut Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
I Wire adalah konduktor sempurna yang dapat mempropagasikan Kebutuhan Sumber Daya
sinyal tanpa delay
Ringkasan
I Wire adalah jalur transmisi
Lisensi
I Untuk jalur pendek, asumsi dapat diterima
I Jalur panjang, disiplin perlu diperhatikan. Misalnya saat
mendesain rangkaian kecepatan tinggi
I Terdapat kapasitansi dan induktansi parasitik yang tidak
dapat diabaikan
I Disiplin: menjaga delay propagasi sinyal masih memenuhi konstrain
kecepatan data
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 62
Rangkaian TTL
Bahasan Standar

@2014,Eko Didik
Widianto
IC TTL Standar Seri 7400 (didik@undip.ac.id)

Karakteristik Umum IC TTL


IC TTL Standar
IC TTL untuk Gerbang Logika Dasar Seri 7400

Desain Rangkaian dengan IC TTL Tinjauan Praktikal


Implementasi
Abstraksi Digital

Tinjauan Praktikal Implementasi Asumsi #1: Level Tegangan


Logika

Abstraksi Digital Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
Asumsi #1: Level Tegangan Logika dan Delay Propagasi
Asumsi #4: Jalur Transmisi

Asumsi #2: Arus Beban Statis adalah Konduktor


Sempurna

Asumsi #3: Beban Kapasitif dan Delay Propagasi Kebutuhan Sumber Daya

Ringkasan
Asumsi #4: Jalur Transmisi adalah Konduktor
Lisensi
Sempurna
Kebutuhan Sumber Daya

Ringkasan

Lisensi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 63
Rangkaian TTL
Sumber Daya Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)
I Dua sumber konsumsi daya di rangkaian digital
IC TTL Standar
I daya static: disebabkan karena arus bocor (leakage Seri 7400
current) antar dua terminal atau terminal dengan Tinjauan Praktikal
Implementasi
ground Abstraksi Digital
Asumsi #1: Level Tegangan
I Terjadi secara kontinyu, tidak dipengaruhi oleh Logika
Asumsi #2: Arus Beban
operasi rangkaian Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
I daya dinamik: disebabkan karena adanya charging Asumsi #4: Jalur Transmisi
adalah Konduktor
dan discharging di kapasitansi beban saat ada Sempurna
Kebutuhan Sumber Daya
transisi level tegangan logika di keluaran (naik/turun)
Ringkasan
I Dipengaruhi oleh frekuensi perubahan level sinyal Lisensi

I Upaya mengontrol konsumsi daya:


I daya statik: memilih komponen dengan konsumsi
daya statik rendah
I daya dinamik: mengurangi frekuensi transisi sinyal

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 64


Rangkaian TTL
Kebutuhan Sumber Daya Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

Tinjauan Praktikal
Implementasi
Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban
Statis
Asumsi #3: Beban Kapasitif
dan Delay Propagasi
Asumsi #4: Jalur Transmisi
adalah Konduktor
Sempurna
I Besarnya daya yang dibutuhkan ditentukan oleh arus ICC yang berasal Kebutuhan Sumber Daya

dari tegangan VCC Ringkasan


I Daya sebenarnya adalah VCC × ICC Lisensi
I Saat semua keluaran IC 1, arus yang mengalir dari VCC adalah
ICCH
I Sedangkan saat semua keluaran 0, arus yang mengalir disebut
ICCL
I Besar arus rata-rata:

ICCH +ICCL
ICC (avg) = 2
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 65
Rangkaian TTL
Daya Disipasi Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
I Daya disipasi rata-rata: Seri 7400

Tinjauan Praktikal
Implementasi
PD (avg) = ICC (avg) × VDD Abstraksi Digital
Asumsi #1: Level Tegangan
Logika
Asumsi #2: Arus Beban

I Contoh: IC TTL 74LS00 (quad NAND-2) mempunyai Statis


Asumsi #3: Beban Kapasitif
dan Delay Propagasi
ICCH = 0, 85mA dan ICCL = 3mA. Tentukan daya Asumsi #4: Jalur Transmisi
adalah Konduktor
rata-rata tiap gerbang IC Sempurna
Kebutuhan Sumber Daya
Arus rata-rata ke IC, yaitu Ringkasan
ICC = ICCH +I
2
CCL
= 0,85+3
2 mA = 1, 93mA. Lisensi
Daya rata-rata IC adalah
PD = ICC × VDD = 1, 93mA × 5V = 9, 65mW .
Daya untuk tiap gerbang adalah 9, 65mW /4, yaitu 2,4mW

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 66


Rangkaian TTL
Performansi IC: Speed-Power Standar

@2014,Eko Didik
I Karakteristik IC: kecepatan dan kebutuhan daya Widianto
(didik@undip.ac.id)
I Yang diinginkan adalah mempunyai waktu tunda propagasi
gerbang yang pendek (kecepatannya tinggi) dan daya IC TTL Standar
Seri 7400
disipasinya rendah
Tinjauan Praktikal
I Dinyatakan dengan speed-power Implementasi
Abstraksi Digital

I perkalian antara waktu tunda propagasi dan daya disipasi Asumsi #1: Level Tegangan
Logika

gerbang Asumsi #2: Arus Beban


Statis
Asumsi #3: Beban Kapasitif
I Contoh: IC TTL mempunyai waktu tunda propagasi rata-rata 10 dan Delay Propagasi
Asumsi #4: Jalur Transmisi
ns dan daya disipasi rata-rata 5 mW. Hitung performasi adalah Konduktor
Sempurna
speed-power-nya Kebutuhan Sumber Daya

Ringkasan

Lisensi
speedpower = 10ns × 5mW
= 50 × 10−12 wattdetik
= 50 picojoule (pJ)

Jadi, performansi speed-power-nya adalah 50 pJ.


I IC dengan nilai speed-power rendah lebih dipilih dalam
implementasi
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 67
Rangkaian TTL
Ringkasan Kuliah Standar

@2014,Eko Didik
Widianto
(didik@undip.ac.id)

IC TTL Standar
Seri 7400

I Yang telah kita pelajari hari ini: Tinjauan Praktikal


Implementasi
I IC TTL standar untuk fungsi logika Ringkasan
I Metodologi implementasi rangkaian logika Lisensi

menggunakan IC TTL
I Tinjauan fisik implementasi rangkaian TTL
I Bab berikutnya akan dibahas sistem bilangan digital.
I Pelajari: http://didik.blog.undip.ac.id/2014/
02/25/tkc205-sistem-digital-2013-genap/

http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 68


Rangkaian TTL
Lisensi Standar

Creative Common Attribution-ShareAlike 3.0 Unported (CC @2014,Eko Didik


Widianto
BY-SA 3.0) (didik@undip.ac.id)

I Anda bebas: IC TTL Standar


I untuk Membagikan — untuk menyalin, mendistribusikan, Seri 7400

dan menyebarkan karya, dan Tinjauan Praktikal


Implementasi
I untuk Remix — untuk mengadaptasikan karya
Ringkasan
I Di bawah persyaratan berikut: Lisensi
I Atribusi — Anda harus memberikan atribusi karya sesuai
dengan cara-cara yang diminta oleh pembuat karya
tersebut atau pihak yang mengeluarkan lisensi. Atribusi
yang dimaksud adalah mencantumkan alamat URL di
bawah sebagai sumber.
I Pembagian Serupa — Jika Anda mengubah, menambah,
atau membuat karya lain menggunakan karya ini, Anda
hanya boleh menyebarkan karya tersebut hanya dengan
lisensi yang sama, serupa, atau kompatibel.
I Lihat: Creative Commons Attribution-ShareAlike 3.0 Unported
License
I Alamat URL: http://didik.blog.undip.ac.id/2014/02/25/tkc205-
sistem-digital-2013-genap/
http://didik.blog.undip.ac.id @2014,Eko Didik Widianto (didik@undip.ac.id) 69

Anda mungkin juga menyukai