Anda di halaman 1dari 3

Aritektur dan Organisasi Komputer Lanjut

Datapath MIC-1

Disusun oleh :

Adytia Candra Wibawa 195150300111007


Batara Dolly Nababan 195150301111003
Muhammad Nabil Aljufri 195150307111013
Muhammad Zulkifli Nawfal 195150301111007
Tio Syaifuddin 195150301111044

Program Studi Teknik Komputer


Fakultas Ilmu Komputer
Universitas Brawijaya
2020/2021
DATAPATH MIC-1

A. Rangakaian pada Logisim:

Gambar 1. Datapath

Gambar 2. ALU
B. Deskripsi
Datapath adalah kumpulan dari register yang berfungsi sebagai jalan dalam proses eksekusi
suatu instruksi. Datapath menjadi salah satu bagian penting dari perkembangan dan
perancangan sebuah arsitektur komputer MIC-1 8 bit. Arsitektur komputer MIC-1 8 bit
adalah salah satu arsitektur komputer yang dirancang berdasarkan arsitektur Von Neumann.
Arsitektur ini merupakan salah satu arsitektur komputer paling sederhana yang di dalamnya
terdapat program counter, memory buffer register, register A, register B, external input dan
arithmetic logic unit. Program counter (PC), memory buffer register (MBR), register A,
register B, dan external input merupakan penyimpanan data atau instruksi sedang diproses
yang dikumpulkan menjadi satu untuk membentuk sebuah datapath.

C. Penjelasan Diagram
- Register
 Register A
 Register B
 Program Counter (PC)
 Memory Buffer Register (MBR)
 Register Output

- PIN
 External Data Bus → MBR
 External Address Bus → Port 01 (MUX)
 External Switch Input → Port 00 (MUX)
 Output

- Multiplexer
Memilik 4 port, yaitu 00, 01, 10, 11.
 Port 00: external switch input
 Port 01: PC (Program Counter) dan external data bus
 Port 10: MBR (Memory Buffer Register)
 Port 11: RB (Register B)

- ALU
Memiliki 2 port yaitu A dan B.
 Port A: RA (Register A)
 Port B: Output dari Multiplexer

- TUNNEL
Berfungsi sebagai Enable Register atau sebagai Selector dari sebuah multiplexer

- CLOCK

- ALU

Anda mungkin juga menyukai