Anda di halaman 1dari 4

LAPORAN SEMENTARA

ELEKTRONIKA DIGITAL
Percobaan 9. Parity Generator Dan Checker

Nama: Difari Luqman Nulhakim


Kelas / NRP: 1D3EB / 2121500032

PROGRAM STUDI TEKNIK ELEKTRONIKA


DEPARTEMENT TEKNIK ELEKTRO
POLITEKNIK ELEKTRONIKA NEGERI SURABAYA
2021
PROSEDUR:
1. Dengan menggunakan trainer ITF-02 atau DL-02, buat rangkaian Odd Parity Generator
2 bit data. Dapatkan Tabel Kebenarannya.

A B Y
0 0 0
0 1 1
1 0 1
1 1 0

Tabel kebenaran
1. Masih dengan 2 bit data yang sama, tambahkan 1 input sebagai bit parity. Buat rangkaian
Odd Parity Checker. Dapatkan Tabel Kebenarannya.

Tabel kebenaran
A B C Y
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1

2. Sambungkan dua bagian tadi (bagian Odd Parity Generator dan Odd Parity Checker).
Berikan output Parity bit dari Parity Generator sebagai bit input parity dari bagian Parity
Checker. Perhatikan, apa yang terjadi pada output Parity Checker ? Buat Tabel
Kebenarannya.

Tabel kebenaran

A B C

0 0 0

0 0 0

0 1 0

0 1 0

3. Dengan menggunakan trainer ITF-02 atau DL-02, buat rangkaian scrambler dan
descrambler seperti gambar 10-5. Karena jumlah gerbang Ex-OR pada masing-masing
trainer terbatas, lakukan untuk nilai X1 dulu, selanjutnya baru nilai X0. Buat Tabel
Kebenarannya.

Tabel Kebenaran

D2 D1 D0 Ch1 Ch0
0 0 0 0 0
0 0 1 0 0
0 1 0 0 0
0 1 1 0 0
1 0 0 0 0
1 0 1 0 0
1 1 0 0 0
1 1 1 0 0

Anda mungkin juga menyukai