Anda di halaman 1dari 7

Jurusan Teknik Elektro Fakultas Teknik Universitas Katolik Widya Mandala Surabaya

Garis-garis Besar Program Pengajaran

Nama Matakuliah

Elektronika Digital

Nomor Matakuliah

EE131

Semester

2

Jumlah Kredit

4

Jumlah Pertemuan/ minggu

2 kali (@ 100 menit)

Status mata kuliah

Wajib

Prasyarat/ ko-syarat

-

Kompensasi

1, 3, 6, 8, 9, 10

Buku acuan/ rujukan

[1] Melani satyoadi, ” Elektronika Digital ”, Penerbit Andi, Yogyakarta, 2003. [2] Roger L. Tokheim, ” Digital Electronics Priciples and Applications ”, Glencoe Mc Graw - Hill., 1999. [3] Nicholas L. Pappas, “ Digital Design “, West publshing Company, St Paul, 1994.

Tujuan Instruksional Umum

Mahasiswa mampu memahami, menganalisa dan merancang perancangan gerbang logika dan komponen digital.

Tujuan Instruksional Khusus

Mahasiswa mampu membaca data book, menganalisa dan merancang macam-macam rangkaian logika dengan menggunakan gerbang logika dan komponen digital.

Deskripsi Kegiatan

Minggu ke

Topik bahasan / Sub Bahasan

Tugas

 

Rujukan

1.1

Konversi Desimal ke Biner dan BCD Konversi Biner dan BCD ke Desimal. Bilangan Heksadesimal.,Bilangan Oktal. Bilangan Negatif SAM, R dan DR Pengkodean Bilangan Lain.

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 1

1

÷ 6

1.2

Konversi ASCII ke Biner Konversi EBCDIC ke Biner

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 1

7

÷ 8

2.1

Hamminig, Parity, 7 Segment

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 1 9 ÷ 12

2.2

Aljabar Boolean Logika Gate SOP & POS Minterm & Maxterm

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 2

13

÷ 24

3.1

Karnaugh Map

   

Fungsi SOP

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 3 dan Bab 5

25

÷ 31 dan 53 ÷ 59

Fungsi POS

Fungsi Dual

Rangkaian Logika

   

3.2

Karnaugh Map

   

Fungsi Minterm

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 3 dan Bab 5

Fungsi Maxterm

32

÷ 39 dan 53 ÷ 59

Rangkaian Logika

 

4.1

Quine Mc Cluskey Fungsi SOP Rangkaian Logika

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 4

41

÷ 46

4.2

Quine Mc Cluskey Fungsi POS Rangkaian Logika

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 4

47

÷ 51

5.1

Sistem Bilangan Rangkaian Nand Gate & Nor Gate

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 6

61

÷ 80

5.2

Driver, 7 Segment

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 7

81

÷ 91

6.1

Konverter

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 8 93 ÷ 114

6.2

Multiplekser

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 9

115

÷ 127

7.1

Encoder

Diskusi, Latihan Soal dan Tugas Pribadi

 

[1] Bab 10

Dekoder

129

÷ 142

7.2

Test

Test

 
 

UTS

Minggu ke

Topik bahasan / Sub Bahasan

Tugas

Rujukan

8.1

RS FF, JK FF, D FF, T FF Register

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 11 & Bab 12

143

÷ 163

8.2

Asinkronous Counter

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 13

165

÷ 168

9.1

Sinkronous Counter Up – Down Counter

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 13

169

÷ 172

9.2

Random Counter

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 13

173

÷ 177

10.1

Sekuensial Counter

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 14

179

÷ 189

10.2

Algoritma State Machine ASM Chart

Diskusi, Latihan Soal dan Tugas Pribadi

[3] Bab 7

331

÷ 370

11.1

Adder

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 15

Subtractor

191

÷ 198

11.2

Adder dan Subtractor

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 15

199

÷ 200

12.1

Multiplier

Diskusi, Latihan Soal dan Tugas Pribadi

[2] Bab 10

241

÷ 247

12.2

Komparator

Diskusi, Latihan Soal dan Tugas Pribadi

[1] Bab 16 201÷ 206

13.1

Programmable Logic

Diskusi, Latihan Soal dan Tugas Pribadi

[3] Bab 10

545

÷ 558

13.2

Konverter BCD ke Biner dengan 7483A

Diskusi, Latihan Soal, Tugas Pribadi dan Test

[3] Bab 5

268

÷ 271

14.1

Konverter Biner ke BCD Serial

Diskusi, Latihan Soal, Tugas Pribadi dan Test

[3] Bab 10

578

÷ 579

14.2

Test

   
 

UAS

Evaluasi sistem perkuliahan: (dapat ditambah/ dikurangi sesuai dengan keperluan) UTS meliputi materi pertemuan 1 s/d 8 dengan bentuk esai dan rancangan proyek. UAS meliputi materi pertemuan 1 s/d 16 dengan bentuk esai dan rancangan proyek.

Penilaian:

Skor Tengah Semester 40% (Tugas Pribadi dan ujian tengah semester)

Skor Akhir Semester 60% (Tugas Pribadi dan ujian akhir semester)

STS terdiri dari 50% ( Tugas Pribadi rumah dan proyek) dan 10 % nilai test + 40% nilai UTS

SAS terdiri dari 50% ( Tugas Pribadi rumah dan proyek) dan 10 % nilai test + 40% nilai UAS

Jurusan Teknik Elektro Fakultas Teknik Universitas Katolik Widya Mandala Surabaya

Satuan Administrasi Pengajaran

Nama Matakuliah

Elektronika Digital

 

Nomor Matakuliah

EE131

 

Semester

2

Jumlah Kredit

4

Jumlah Pertemuan/ minggu

2 kali (@ 100 menit)

 

Status mata kuliah

Wajib

 

Prasyarat/ ko-syarat

-

Dosen

Ir. Melani L. Satyoadi

 

E-mail dosen

melani@mail.wima.ac.id

 

Kompensasi

1, 3, 6, 8, 9, 10

 

Rujukan/buku acuan

[1] Melani Satyoadi, ” Elektronika Digital ”, Penerbit Andi, Yogyakarta, 2003.

[2]

Roger

L.

Tokheim,

Digital

Electronics

Priciples

and

[3]

Applications ”, Glencoe Mc Graw - Hill., 1999. Nicholas L. Pappas, “ Digital Design “, West publshing Company, St Paul, 1994.

No

TIK

Kompensasi

1.

Mahasiswa mampu mengkonversi suatu bilangan biner, oktal, heksa, BCD, Gray, Ex3, Ex6, 5421, 2421, bilangan negatif, ASCII, EBCDIC ke desimal dan sebaliknya

1, 3

2.

Mahasiswa mampu mengkonversi kode parity, hamming, 7 segment, mampu merancang suatu fungsi SOP, POS, minterm dan maxterm dan mampu membuat tabel kebenaran dan menggambarkan gerbang logika.

1, 3

3.

Mahasiswa mampu menyederhanakan suatu fungsi SOP, POS, dual, minterm dan maxterm dengan Karnaugh Map dan menggambarkan gerbang logika.

1, 3, 6, 8

4.

Mahasiswa mampu menyederhanakan suatu fungsi SOP, POS, minterm dan maxterm dengan Quine Mc Cluskey dan menggambarkan gerbang logika.

1, 3, 6, 8

5.

Mahasiswa mampu merancang dan membuat suatu rangkaian dengan komponen TTL dan CMOS yang menggunakan komponen Not, And, Or, Nand, Nor, Driver dan 7 Segment.

1, 3, 6, 8, 9, 10

6.

Mahasiswa mampu merancang dan membuat suatu rangkaian Konverter dan Multiplekser dengan komponen TTL, LED dan komponen 7 Segment.

1, 3, 6, 8, 9, 10

7.

Mahasiswa mampu merancang dan membuat suatu rangkaian Enkoder dan Dekoder dengan komponen TTL, LED dan 7 Segment.

1, 3, 6, 8, 9, 10

8.

Mahasiswa mampu menggunakan dan merancang dengan komponen Flip Flop, Register dan Rangkaian Asinkronous Counter

1, 3, 6, 8, 9, 10

9.

Mahasiswa mampu merancang dan membuat rangkaian Sinkronous Up, Down Counter dan rangkaian Sinkronous Random.

1, 3, 6, 8, 9, 10

10.

Mahasiswa mampu merancang rangkaian Sekuensial Counter dan membuat Diagram State dan ASM chart .

1, 3, 6, 8, 9, 10

11.

Mahasiswa mampu merancang dan membuat suatu rangkaian Adder, Subtraktor dan Adder & Subtraktor

1, 3, 6, 8, 9, 10

12.

Mahasiswa mampu merancang dan membuat suatu rangkaian Multiplier dengan Komparator

1, 3, 6, 8, 9, 10

13.

Mahasiswa mampu merancang suatu rangkaian merancang suatu rangkaian PLD dan Sistem Digital.

1, 3, 6, 8, 9, 10

14.

Mahasiswa mampu merancang rangkaian BCD ke Biner dengan menggunakan komponen TTL

1, 3, 6, 8, 9, 10

Deskripsi Kegiatan

   

Teknik

 

TIK

Topik bahasan / Sub Topik Bahasan

Penyampaian

Rujukan

1.

Konversi Desimal ke Biner dan BCD Konversi Biner dan BCD ke Desimal. Bilangan Heksadesimal.,Bilangan Oktal. Bilangan Negatif SAM, R dan DR Pengkodean Bilangan Lain. Konversi ASCII ke Biner Konversi EBCDIC ke Biner

Ceramah, Studi

 

Kasus &

Pemecahan

Masalah

[1] Bab 1 1 ÷ 8

2.

Hamminig, Parity, 7 Segment Aljabar Boolean Logika Gate SOP & POS Minterm & Maxterm

Ceramah, Studi

 

Kasus &

[1] Bab 1 9 ÷ 12 [1] Bab 2

Pemecahan

Masalah

13

÷ 24

3.

Karnaugh Map

Ceramah, Studi

 

Fungsi SOP

Kasus &

[1] Bab 3

Fungsi POS

Fungsi Dual

Fungsi Minterm

Fungsi Maxterm

Pemecahan

Masalah

25

÷ 39

[1] Bab 5

53

÷ 59

Rangkaian Logika

4.

Quine Mc Cluskey Fungsi SOP Fungsi POS Fungsi Minterm Fungsi Maxterm Rangkaian Logika

Ceramah, Studi

 

Kasus &

Pemecahan

Masalah

[1] Bab 4 [1] Bab 5

41

÷ 59

5.

Sistem Bilangan Rangkaian TTL macam2 Gate, Nand Gate & Nor Gate, Driver dan 7 Segment.

Ceramah, Studi

[1] Bab 6

Kasus &

61

÷ 80

Pemecahan

[1] Bab 7

 

Masalah

81

÷ 91

6.

Konverter

Ceramah, Studi

[1] Bab 8 93 ÷ 114 [1] Bab 9

Multiplekser

Kasus &

Pemecahan

Masalah

115

÷ 127

7.

Encoder

Ceramah, Studi

 

Dekoder

Kasus &

[[1] Bab 10

Pemecahan

129

÷ 142

Masalah

 

8.

RS FF, JK FF, D FF, T FF Register Asinkronous Counter

Ceramah, Studi

[1] Bab 11 & [1] Bab 12 &[1] Bab 13

Kasus &

Pemecahan

 

Masalah

143

÷ 168

9.

Sinkronous Counter Up – Down Counter Random Counter

Ceramah, Studi

 

Kasus &

[1] Bab 13

Pemecahan

169

÷ 177

 

Masalah

 

10.

Sekuensial Counter Algoritma State Machine ASM Chart

Ceramah, Studi

[1] Bab 14

Kasus &

179

÷ 189

Pemecahan

[3] Bab 7

   

Masalah

331

÷ 370

11.

Adder Subtractor Adder & Subtractor

Ceramah, Studi

 

Kasus &

[1] Bab 15

Pemecahan

191

÷ 200

 

Masalah

 

12.

Multiplier

Ceramah, Studi

[2] Bab 10

Komparator

Kasus &

241

÷ 247

Pemecahan

[1] Bab 16

Masalah

201÷ 206

13.

Programmable Logic Konverter BCD ke Biner dengan 7483A

Ceramah, Studi

[3] Bab 10

Kasus &

545

÷ 558

 

Pemecahan

[3] Bab 5

Masalah

268

÷ 271

14.

Biner ke BCD Serial

Ceramah, Studi

 

Kasus &

[3] Bab 10

Pemecahan

578

÷ 579

Masalah