Anda di halaman 1dari 7

Jurusan Teknik Elektro

Fakultas Teknik
Universitas Katolik Widya Mandala Surabaya

Garis-garis Besar Program Pengajaran


Nama Matakuliah Elektronika Digital
Nomor Matakuliah EE131
Semester 2
Jumlah Kredit 4
Jumlah Pertemuan/ minggu 2 kali (@ 100 menit)
Status mata kuliah Wajib
Prasyarat/ ko-syarat -
Kompensasi 1, 3, 6, 8, 9, 10
Buku acuan/ rujukan [1] Melani satyoadi, ” Elektronika Digital ”, Penerbit Andi,
Yogyakarta, 2003.
[2] Roger L. Tokheim, ” Digital Electronics Priciples and
Applications ”, Glencoe Mc Graw - Hill., 1999.
[3] Nicholas L. Pappas, “ Digital Design “, West publshing
Company, St Paul, 1994.

Tujuan Instruksional Umum Mahasiswa mampu memahami, menganalisa dan


merancang perancangan gerbang logika dan komponen
digital.
Tujuan Instruksional Khusus Mahasiswa mampu membaca data book, menganalisa dan
merancang macam-macam rangkaian logika dengan
menggunakan gerbang logika dan komponen digital.
Deskripsi Kegiatan

Minggu ke Topik bahasan / Sub Bahasan Tugas Rujukan

1.1 Konversi Desimal ke Biner dan BCD


Konversi Biner dan BCD ke Desimal.
Diskusi, Latihan Soal [1] Bab 1
Bilangan Heksadesimal.,Bilangan Oktal.
dan Tugas Pribadi 1÷6
Bilangan Negatif SAM, R dan DR
Pengkodean Bilangan Lain.
1.2 Konversi ASCII ke Biner Diskusi, Latihan Soal [1] Bab 1
Konversi EBCDIC ke Biner dan Tugas Pribadi 7÷8
2.1 Hamminig, Parity, 7 Segment Diskusi, Latihan Soal [1] Bab 1
dan Tugas Pribadi 9 ÷ 12
2.2 Aljabar Boolean
Logika Gate Diskusi, Latihan Soal [1] Bab 2
SOP & POS dan Tugas Pribadi 13 ÷ 24
Minterm & Maxterm
3.1 Karnaugh Map
Fungsi SOP
Diskusi, Latihan Soal [1] Bab 3 dan Bab 5
Fungsi POS
dan Tugas Pribadi 25 ÷ 31 dan 53 ÷ 59
Fungsi Dual
Rangkaian Logika
3.2 Karnaugh Map
Fungsi Minterm Diskusi, Latihan Soal [1] Bab 3 dan Bab 5
Fungsi Maxterm dan Tugas Pribadi 32 ÷ 39 dan 53 ÷ 59
Rangkaian Logika
4.1 Quine Mc Cluskey
Diskusi, Latihan Soal [1] Bab 4
Fungsi SOP
dan Tugas Pribadi 41 ÷ 46
Rangkaian Logika
4.2 Quine Mc Cluskey
Diskusi, Latihan Soal [1] Bab 4
Fungsi POS
dan Tugas Pribadi 47 ÷ 51
Rangkaian Logika
5.1 Sistem Bilangan Diskusi, Latihan Soal [1] Bab 6
Rangkaian Nand Gate & Nor Gate dan Tugas Pribadi 61 ÷ 80
5.2 Driver, 7 Segment Diskusi, Latihan Soal [1] Bab 7
dan Tugas Pribadi 81 ÷ 91
6.1 Konverter Diskusi, Latihan Soal [1] Bab 8
dan Tugas Pribadi 93 ÷ 114
6.2 Multiplekser Diskusi, Latihan Soal [1] Bab 9
dan Tugas Pribadi 115 ÷ 127
7.1 Encoder Diskusi, Latihan Soal [1] Bab 10
Dekoder dan Tugas Pribadi 129 ÷ 142
7.2 Test Test

UTS
Minggu ke Topik bahasan / Sub Bahasan Tugas Rujukan
8.1 RS FF, JK FF, D FF, T FF [1] Bab 11
Diskusi, Latihan Soal
Register & Bab 12
dan Tugas Pribadi
143 ÷ 163
8.2 Asinkronous Counter Diskusi, Latihan Soal [1] Bab 13
dan Tugas Pribadi 165 ÷ 168
9.1 Sinkronous Counter Diskusi, Latihan Soal [1] Bab 13
Up – Down Counter dan Tugas Pribadi 169 ÷ 172
9.2 Random Counter Diskusi, Latihan Soal [1] Bab 13
dan Tugas Pribadi 173 ÷ 177
10.1 Sekuensial Counter Diskusi, Latihan Soal [1] Bab 14
dan Tugas Pribadi 179 ÷ 189
10.2 Algoritma State Machine Diskusi, Latihan Soal [3] Bab 7
ASM Chart dan Tugas Pribadi 331 ÷ 370
11.1 Adder Diskusi, Latihan Soal [1] Bab 15
Subtractor dan Tugas Pribadi 191 ÷ 198
11.2 Adder dan Subtractor Diskusi, Latihan Soal [1] Bab 15
dan Tugas Pribadi 199 ÷ 200
12.1 Multiplier [2] Bab 10
Diskusi, Latihan Soal
dan Tugas Pribadi 241 ÷ 247

12.2 Komparator Diskusi, Latihan Soal [1] Bab 16


dan Tugas Pribadi 201÷ 206
13.1 Programmable Logic Diskusi, Latihan Soal [3] Bab 10
dan Tugas Pribadi 545 ÷ 558
13.2 Konverter BCD ke Biner dengan 7483A [3] Bab 5
Diskusi, Latihan Soal,
Tugas Pribadi dan Test 268 ÷ 271

14.1 Konverter Biner ke BCD Serial Diskusi, Latihan Soal, [3] Bab 10
Tugas Pribadi dan Test 578 ÷ 579
14.2 Test
UAS

Evaluasi sistem perkuliahan: (dapat ditambah/ dikurangi sesuai dengan keperluan)


UTS meliputi materi pertemuan 1 s/d 8 dengan bentuk esai dan rancangan proyek.
UAS meliputi materi pertemuan 1 s/d 16 dengan bentuk esai dan rancangan proyek.

Penilaian:
• Skor Tengah Semester 40% (Tugas Pribadi dan ujian tengah semester)
• Skor Akhir Semester 60% (Tugas Pribadi dan ujian akhir semester)
• STS terdiri dari 50% ( Tugas Pribadi rumah dan proyek) dan 10 % nilai test + 40% nilai UTS
• SAS terdiri dari 50% ( Tugas Pribadi rumah dan proyek) dan 10 % nilai test + 40% nilai UAS
Jurusan Teknik Elektro
Fakultas Teknik
Universitas Katolik Widya Mandala Surabaya

Satuan Administrasi Pengajaran


Nama Matakuliah Elektronika Digital
Nomor Matakuliah EE131
Semester 2
Jumlah Kredit 4
Jumlah Pertemuan/ 2 kali (@ 100 menit)
minggu
Status mata kuliah Wajib
Prasyarat/ ko-syarat -
Dosen Ir. Melani L. Satyoadi
E-mail dosen melani@mail.wima.ac.id
Kompensasi 1, 3, 6, 8, 9, 10
Rujukan/buku acuan [1] Melani Satyoadi, ” Elektronika Digital ”, Penerbit Andi,
Yogyakarta, 2003.
[2] Roger L. Tokheim, ” Digital Electronics Priciples and
Applications ”, Glencoe Mc Graw - Hill., 1999.
[3] Nicholas L. Pappas, “ Digital Design “, West publshing
Company, St Paul, 1994.
No TIK Kompensasi
1. Mahasiswa mampu mengkonversi suatu bilangan biner, oktal, 1, 3
heksa, BCD, Gray, Ex3, Ex6, 5421, 2421, bilangan negatif,
ASCII, EBCDIC ke desimal dan sebaliknya
2. Mahasiswa mampu mengkonversi kode parity, hamming, 7 1, 3
segment, mampu merancang suatu fungsi SOP, POS, minterm
dan maxterm dan mampu membuat tabel kebenaran dan
menggambarkan gerbang logika.
3. Mahasiswa mampu menyederhanakan suatu fungsi SOP, POS, 1, 3, 6, 8
dual, minterm dan maxterm dengan Karnaugh Map dan
menggambarkan gerbang logika.
4. Mahasiswa mampu menyederhanakan suatu fungsi SOP, POS, 1, 3, 6, 8
minterm dan maxterm dengan Quine Mc Cluskey dan
menggambarkan gerbang logika.
5. Mahasiswa mampu merancang dan membuat suatu rangkaian 1, 3, 6, 8, 9, 10
dengan komponen TTL dan CMOS yang menggunakan
komponen Not, And, Or, Nand, Nor, Driver dan 7 Segment.
6. Mahasiswa mampu merancang dan membuat suatu rangkaian 1, 3, 6, 8, 9, 10
Konverter dan Multiplekser dengan komponen TTL, LED dan
komponen 7 Segment.
7. Mahasiswa mampu merancang dan membuat suatu rangkaian 1, 3, 6, 8, 9, 10
Enkoder dan Dekoder dengan komponen TTL, LED dan 7
Segment.
8. Mahasiswa mampu menggunakan dan merancang dengan 1, 3, 6, 8, 9, 10
komponen Flip Flop, Register dan Rangkaian Asinkronous
Counter
9. Mahasiswa mampu merancang dan membuat rangkaian 1, 3, 6, 8, 9, 10
Sinkronous Up, Down Counter dan rangkaian Sinkronous
Random.
10. Mahasiswa mampu merancang rangkaian Sekuensial Counter 1, 3, 6, 8, 9, 10
dan membuat Diagram State dan ASM chart .
11. Mahasiswa mampu merancang dan membuat suatu rangkaian 1, 3, 6, 8, 9, 10
Adder, Subtraktor dan Adder & Subtraktor
12. Mahasiswa mampu merancang dan membuat suatu rangkaian 1, 3, 6, 8, 9, 10
Multiplier dengan Komparator
13. Mahasiswa mampu merancang suatu rangkaian merancang 1, 3, 6, 8, 9, 10
suatu rangkaian PLD dan Sistem Digital.
14. Mahasiswa mampu merancang rangkaian BCD ke Biner dengan 1, 3, 6, 8, 9, 10
menggunakan komponen TTL
Deskripsi Kegiatan
Teknik
TIK Topik bahasan / Sub Topik Bahasan Rujukan
Penyampaian
1. Konversi Desimal ke Biner dan BCD Ceramah, Studi
Konversi Biner dan BCD ke Desimal. Kasus &
Bilangan Heksadesimal.,Bilangan Oktal. Pemecahan
[1] Bab 1
Bilangan Negatif SAM, R dan DR Masalah
1÷8
Pengkodean Bilangan Lain.
Konversi ASCII ke Biner
Konversi EBCDIC ke Biner
2. Hamminig, Parity, 7 Segment Ceramah, Studi [1] Bab 1
Aljabar Boolean Kasus &
9 ÷ 12
Logika Gate Pemecahan
[1] Bab 2
SOP & POS Masalah
Minterm & Maxterm 13 ÷ 24
3. Karnaugh Map Ceramah, Studi
Fungsi SOP Kasus & [1] Bab 3
Fungsi POS Pemecahan
25 ÷ 39
Fungsi Dual Masalah
[1] Bab 5
Fungsi Minterm
Fungsi Maxterm 53 ÷ 59
Rangkaian Logika
4. Quine Mc Cluskey Ceramah, Studi
Fungsi SOP Kasus &
[1] Bab 4
Fungsi POS Pemecahan
[1] Bab 5
Fungsi Minterm Masalah
41 ÷ 59
Fungsi Maxterm
Rangkaian Logika
5. Sistem Bilangan Ceramah, Studi [1] Bab 6
Rangkaian TTL macam2 Gate, Nand Gate & Kasus & 61 ÷ 80
Nor Gate, Driver dan 7 Segment. Pemecahan [1] Bab 7
Masalah 81 ÷ 91
6. Konverter Ceramah, Studi [1] Bab 8
Multiplekser Kasus & 93 ÷ 114
Pemecahan [1] Bab 9
Masalah 115 ÷ 127
7. Encoder Ceramah, Studi
Dekoder Kasus & [[1] Bab 10
Pemecahan 129 ÷ 142
Masalah
8. RS FF, JK FF, D FF, T FF Ceramah, Studi [1] Bab 11
Register Kasus & & [1] Bab 12
Asinkronous Counter Pemecahan &[1] Bab 13
Masalah 143 ÷ 168
9. Sinkronous Counter Ceramah, Studi
Up – Down Counter Kasus & [1] Bab 13
Random Counter Pemecahan 169 ÷ 177
Masalah
10. Sekuensial Counter Ceramah, Studi [1] Bab 14
Algoritma State Machine Kasus & 179 ÷ 189
ASM Chart Pemecahan [3] Bab 7
Masalah 331 ÷ 370
11. Adder Ceramah, Studi
Subtractor Kasus & [1] Bab 15
Adder & Subtractor Pemecahan 191 ÷ 200
Masalah
12. Multiplier Ceramah, Studi [2] Bab 10
Komparator Kasus & 241 ÷ 247
Pemecahan [1] Bab 16
Masalah 201÷ 206
13. Programmable Logic Ceramah, Studi [3] Bab 10
Konverter BCD ke Biner dengan 7483A Kasus & 545 ÷ 558
Pemecahan [3] Bab 5
Masalah 268 ÷ 271
14. Biner ke BCD Serial Ceramah, Studi
Kasus & [3] Bab 10
Pemecahan 578 ÷ 579
Masalah

Anda mungkin juga menyukai