Anda di halaman 1dari 9

KEGIATAN BELAJAR

GATE-GATE
LOGIKA DASAR.

Gate logika adalah suatu piranti elektronik yang memiliki beberapa jalan masukan
( input ) dan hanya memiliki satu jalan keluaran ( output ).
Output dari gate logika ini merupakan kombinasi dari beberapa masukannya.

Gate
Input Logika Output

Pada dasarnya gate logika terdiri dari 3 macam yakni :

1. AND GATE
2. OR GATE
3. NOT GATE

AND GATE ( Pintu DAN )


Prinsip kerja And gate dapat dijelaskan menggunakan saklar mekanik berikut :

S1 S2

+
L
-

1. Sakalar S1 buka dan sakalar S2 buka ,maka lampu L mati.


2. Saklar S1 tutup dan saklar S2 buka, maka lampu L tetap mati.
3. Saklar S1 buka dan saklar S2 tutup maka lampu L tetap mati.
4. Saklar S1 dan saklar S2 ditutup maka lampu L akan menyala.

Bahan Ajar halaman 1 dari 9


Selanjutnya dari uraian di atas dapat disusun tabel berikut :

S1 S2 L
Buka Buka Mati
Tutup Buka Mati
Buka Tutup Mati
Tutup Tutup Nyala

Dengan menggunakan semikonduktor AND gate dapat dijelaskan sbb:

Prinsip kerjanya dapat dijelaskan sbb:


1. Jika A = 0 dan B = 0 maka D1 maupun D2 terbias maju hingga keduanya akan
menghantar, output Y = 0.
2. Jika A = 1 dan B = 0 maka D1 akan terbias mundur dan D2 terbias maju ,sehingga
output
Y=0
3. Jika A = 0 dan B = 1 maka dioda D1 terbias maju dan D2 terbias mundur, sehingga
output Y = 0.
4. Jika A = 1 dan B = 1 maka kedua dioda terbias mundur hingga keduanya akan
tidak menghantar.Dengan demikian output Y = 1
Dari uraian di atas dapat disusun tabel :
A B Y
0 0 0
1 0 0
0 1 0
1 1 1

Bahan Ajar halaman 2 dari 9


Keterangan :
 0 menunjukkan lampu mati ( tidak ada tegangan )
 1 menunjukkan lampu menyala ( ada tegangan )

Selanjutnya dalam bentuk rangkaian terintegrasi AND GATE digambarkan :

Tabel benar dari AND


A B Y
0 0 0
1 0 0
0 1 0
1 1 1

OR Gate ( Pintu ATAU )


S1

S2
L
+ -

Prinsip kerjanya dijelaskan berikut :


1. Jila S1 maupun S2 dibuka maka lampu mati
2. Jika S1 ditutup sedang S2 dibuka maka lampu akan menyala
3. Jika S1 dibuka sedang S2 ditutup maka lampu tetap menyala
4. Jika kedua lampu bersama-sama ditutup maka lampu tetap menyala.

Dari uraian diatas dapat disusun tabel seperti di bawah


S1 S2 L
Buka Buka Mati

Bahan Ajar halaman 3 dari 9


Tutup Buka Nyala
Buka Tutup Nyala
Tutup Tutup Nyala

Dengan semikonduktor OR GATE dapat digambarkan

Prinsip kerjanya dapat dijelaskan berikut :


1. Jika A= 0 sreta B = 0 maka kedua dioda bersama sama tidak menghantar
sehingga output Y = 0
2. Jika A = 1 sedang B = 0 maka D1 menghantar , D2 tidak menghantar sehingga
output Y = 1
3. Jika A = 0 sedang B = 1 maka D1 tidak menghantar, D2 menghantar sehingga
output Y = 1
4. Jika A = 1 serta B = 1 maka kedua dioda akan menghantar bersama – sama
sehingga output Y = 1
Dari uraian di atas dapat disusun tabel :
Tabel kebenaran
A B Y
0 0 0
1 0 1
0 1 1
1 1 1

Dalam bentuk rangkaian terintegrasi OR GATE digambarkan :


Y=A+B

Bahan Ajar halaman 4 dari 9


NOT GATE
R

+
S L
-

1. Apabila saklar S dibuka maka lampu akan menyala


2. Apabila saklar S ditutup maka lampu aakan mati

Dengan semikonduktor NOT GATE digambarkan


Prinsip kerjanya dijelaskan :

1. Jika A = 0 maka Q terbias mundur sehingga tegangan output Y = 1


2. Jika A = 1 maka Q terbias maju sehingga tegangan output Y = 0

A Y
0 1
1 0

Dalam bentuk rangkaian terintegrasi NOT GATE digambarkan :

Bahan Ajar halaman 5 dari 9


Y= A

Tabel kebenaran
A Y
0 1
1 0

Latihan 1.
1. Tuliskan output AND untuk 3 input
2. Tulis output OR untuk 3 input
3. Dari gate di bawah :
a). Tulis out Y
b). Susun tabel benarnya
4. Susun tabel kebenaran dari gate logika:

5. Susun tabel benarya.

Bahan Ajar halaman 6 dari 9


6.Gambarkan gate logika yang memiliki output
a). Y = ( A + B ) C

b). Y = AB ( C + D )

c). Y = A + B + C

NAND GATE
NAND Gate merupakan kombinasi antara AND Gate dan NOT Gate. NAND Gate akan
memiliki output berlevel rendah jika semua inputnya berlevel tinggi. Sebaliknya output
akan berlevel tinggi jika salah satu input atau seluruh inputnya berlevel rendah.

Y=AB

Dari bentuk Gate diatas dapat disederhanakan menjadi :

Y=AB

Tabel kebenaran dari AND gate adalah :

Y=A.
A B C=A.B
B
0 0 0 1
0 1 0 1
1 0 0 1
1 1 1 0

Bahan Ajar halaman 7 dari 9


Dari tabel diatas dapat diketahui bahwa output NAND gate dalam setiap kasus adalah
inverse dari output AND. Sedang output AND tinggi apabila semua input berlevel
tinggi, output NAND akan berlevel rendah hanya apabila seluruh inputnya berlevel
tinggi. Jenis operasi yang sama dapat diperluas pada NAND gate dengan input lebih
dari dua.

Latihan 2.
Tentukan ekspresi output bagi NAND gate dengan empat input sekaligus susun
tabel kebenarannya.

NOR GATE
Gambar di bawah merupakan NOR gate dua input. Operasi dari NOR gate adalah
ekivalen dengan OR gate yang diikuti dengan NOT gate/ inverter

C=A+B

Y=C

Y=A+B

Skema logika diatas dapat disederhanakan menjadi :

Y=A+B

Tabel kebenaran dari NOR gate :

Bahan Ajar halaman 8 dari 9


A B C=A+ Y = A +B
B
0 0 0 1
0 1 1 0
1 0 1 0
1 1 1 0

OO0OO

Bahan Ajar halaman 9 dari 9

Anda mungkin juga menyukai