Anda di halaman 1dari 4

Hai gacor II ini dirancang untuk mendapatkan memori yang cepat mudian besar dengan penggabungan

memori yang berharga murah dan berharga lebih mahal dimana catching ori itu berada di antara CPU
dan memori utama atau main memory kecewa Lori ini memiliki kecepatan transfer yang lebih cepat
dibanding dengan memori utama hanya saja ukurannya lebih kecil karena harga cat tembok sendiri itu
lebih mahal dibanding dengan memori utama data yang dikirim dari memori utama dengan kecepatan
yang relatif lambat ini dikirim dalam bentuk blok transfer sehingga data ditransfer dalam beberapa word
kali Gusto dalam cache memory Kemudian dari kece Mori data ditransfer ke CPU dengan kecepatan
yang lebih tinggi atau cepat data ini dikirim dalam ukuran word atau dikirim per chord jadi ketika CPU
membutuhkan data yang ada di memori data tersebut akan dibawa ke kec memori sekaligus dengan
data-data lain yang belum tentu dibutuhkan sebenarnya jadi satu blog yang berisi data yang dibutuhkan
listview itu dikirim ke cache memory kemudian setelah sampai ke kec memori data yang dibutuhkan
dalam ukuran word itu akan dikirim ke CPU ketika sipil membutuhkan data lain yang kebetulan ada di
blog tersebut maka tidak perlu lagi adanya transfer dari memori utama ke cats hasil pengolahan dari
CPU itu juga dikirim ke cache memory dalam ukuran word transfer atau dikirim per word mudian setelah
mendapatkan beberapa 1 Blok data-data baru dikirim ke memori utama nah ini diperlukan untuk
mengurangi pemakaian sistem bass yang kecepatannya relatif lebih lambat dibanding kecepatan CPU
kemudian berkembang penggunaan cache menjadi beberapa level yaitu multi level cache itu dimana
cache memory terdiri dari beberapa level bisa 2 atau sampai 3 bahkan sekarang di mana kefir satu ini
adalah cache memori yang memiliki kecepatan paling tinggi kapasitasnya juga paling kecil Karena
harganya paling mahal di level berikutnya telepon keduanya ada cache level-2 dengan kecepatan yang
lebih rendah dibanding cache level 1 kapasitasnya juga lebih besar kisarannya kalau sekarang antara dua
dimana KB sampai satu MB kemudian ada cache level 3 ini adalah cache memori dengan kapasitas paling
besar dan juga paling lambat diandharake travel yang lain Tets memori level 3 inilah yang terhubung
langsung ke system base sehingga bisa mengirim data ke memori utama atau menerima data langsung
dari memori utama penambahan beberapa level ini dimaksudkan supaya semakin mempercepat
Pengiriman data transfer data dari memori utama ke CPU lainnya ah nggak Maran data yang dikirim dari
memori ke cache jadi data dari memori itu dikirim dalam ukuran blog dimana dalam satu blok itu terdiri
dari beberapa word mudah data ini dikirim ke kets atau dalam satu blok kesini akan mengirimkan data
ke CPU dalam ukuran word bisa tua ini dikirim satu persatu ke CPU ini bedanya kalau dari memori dia
mengirim data ke cats langsung 1 Blok dan kalau dari cache dia mengirim data ke sepi hanya satu word
atau per word ini adalah operasi baca pada cache memory ketika processor menerima alamat memori
yang akan dibaca atau read address maka ia akan memeriksa Apakah di cache Apakah Gata pada alamat
yang akan dibaca tersebut itu ia dicat atau tidak kalau tersedia maka data tersebut langsung diambil dan
dikirim ke CPU sehingga darah bisa diolah oleh CPU kalau data tidak ada di CPU maka prosesor akan
mengakses memori utama atau RAM untuk mengambil satu blok data yang ada alamat yang dimintanya
jadi yang diambil bukan hanya data yang diminta tapi 1 Blok data yang didalamnya ada data yang
diinginkan model setelah itu komputer mengalokasikan kets untuk 1 Blok tersebut telah dialokasikan
saat memori mengirimkan 1 Blok data ke cache memori secara bersamaan word pada alamat
pembacaan tersebut itu dikirim ke CPU jadi Pengiriman data yang dibutuhkan oleh KPU itu tidak
menunggu pengiriman seluruh blok dari memori utama selesai saat ini prosesnya cara paralel nah ini
adalah gambaran organisasi dari cache memory gimana sketsa memori itu ditempatkan di antara
processor dan system base pada umumnya sehingga processor tidak perlu mengakses system base
ketika data yang diinginkan sudah ada di cache memory alamat dari ke Cimory ini sebenarnya berkaitan
dengan alamat memori yaitu alamat memori yang sudah menggunakan virtual memori virtual memory
yang dimaksud disini adalah fasilitas yang memungkinkan program dapat menangani memori secara
logis tanpa harus memperhatikan jumlah memori utama yang tersedia secara fisik jadi program pada
sistem operasi itu tidak mengakses memori menggunakan alamat fisik tapi menggunakan alamat logis
yang sudah dikelola oleh sebuah hardware yang sebagai m MU atau memory management unit nih
lockets fisik dan kece logis technologist atau logical cash-cash ini dikenal juga dengan istilah cats virtual
dimana cache akan menyimpan data menggunakan alamat virtual prosesor akan mengakses sketchar
langsung tanpa melalui memori menjemen unit kemudian yang dibawah adalah cat fisik atau fisika Oke
cwek ini menyimpan data menggunakan alamat memori yang sebenarnya jadi dia tidak
menterjemahkan melalui mu toh memory management unit prosesor mengakses ke cache
menggunakan alamat virtual pada physical cache ini adalah dua jenis organisasi cache memori yang
berbeda keuntungan dari logical cat yang atas ini adalah akses processor ke cats jelas lebih cepat karena
tidak perlu melalui memory management unit sehingga alamat yang di ingin tidak perlu lagi
diterjemahkan namun kekurangannya adalah setiap aplikasi atau siap program yang berjalan itu akan
menggunakan alamat virtual yang sama artinya setiap aplikasi itu akan memulai alamat dari awal
dengan menggunakan alamat virtual sehingga kalau menggunakan logika WeChat itu ketika processor
akan mengakses data pada program yang berbeda itu khasnya harus dikosongkan terlebih dahulu ini
juga kerugiannya ini adalah ukuran cache dari beberapa jenis processor dari tahun ke tahun ukuran
cache dari beberapa jenis processor berubah-ubah ada yang tetap ada yang semakin bertambah baik
pada telpon satu dua ataupun tiga Karena harganya yang cukup mahal ketemu ini maka anda keinginan
untuk meminimalkan ukuran cache memory ini terlihat dari beberapa jenis prosesor yang ukuran
chatnya kadang dan untuk jenis prosesor yang lebih baru semakin besar ukuran keknya juga ternyata
gerbang yang dibutuhkan juga semakin banyak ini juga bisa memperlambat kinerja dari prosesor itu
sendiri cache level-2 ini kalau kita lihat di tabel ini dimulai pada era Pentium dimana install
menambahkan cache level-2 dengan ukuran 25 6-5 12 KB dengan cache level 1 yang berukuran 8 kilo
byte meningkat level 3 dimulai oleh power PC gimana menggunakan cat dengan ukuran dua MB kalau
kita perhatikan ukuran kacer baik level 1 atau level 2 itu tidak bertambah untuk jenis prosesor yang lebih
baru bahkan kita lihat terjadi penurunan zona ebm untuk seri berikutnya bye bye stroke menurunkan
cache level 2-nya mulia pada teks level 3 Ini ukuran justru semakin bertambah adanya ucap siang
multilevel ini ini dikarenakan kepadatan logika pada prosesor yang sudah semakin meningkat dimana
komponen-komponen yang ditanamkan pada processor ukurannya semakin kecil sehingga semakin
banyak komponen yang bisa dipasang atau dibuat pada satu keping chip prosesor sehingga
memungkinkan untuk memiliki cache memory di keping chip yang sama pada keping processor cat yang
ada pada keping prosesor ini disebut sebagai cache on-chip cash on chip ini ini bisa mengurangi aktivitas
buzz eksternal pada processor atau system base serta bisa mempercepat waktu eksekusi serta
meningkatkan kinerja dari sistem secara keseluruhan gimana ketika instruksi atau data yang diminta
atau diperlukan itu ada di dalam cats on-chip tetsu pada keping processor maka processor tidak perlu
mengakses sistem base gimana akses kepada chip itu jauh lebih cepat dibanding dengan harus
mengakses base atau system base Meskipun tidak diperlukan waktu untuk menunggu Pada siklus buzz
tersebut kemudian saat processor sedang mengakses cache yang ada didalam chip prosesor base ini bisa
digunakan oleh modul-modul lain untuk mentransfer data ke sini di awal diperkenalkan sebagai single
cat atau hanya ada satu cats pada sebuah prosesor ini berkembang menjadi multi level cache Dimana
ada cats level 1 level 2 atau bahkan sampai level 3 di awal cache level 1 ditempatkan pada internal
processor atau cat on-chip kemudian kece eksternal itu ditetapkan sebagai cache level-2 di awal gas
level 2 itu berada di luar prosesor lebih juga pada cash level 3 Anda potensi penghematan penggunaan
cache memory karena penggunaan cache level-2 itu ternyata bergantung pada itrade dicat level 1 dan
cache level-2 Citra tauhid rasio ini adalah rasio processor bisa mendapatkan data yang diinginkan di
cache memory perhitungan ini mengacu pada adanya data yang diinginkan terdapat di kec level 1 dan
juga cache level-2 grafik ini menunjukkan dampak cache level-2 pada atau tauhid berkaitan dengan
ukuran dari cache level 1 sumbu-x ini menunjukkan ukuran dari khas level-2 dan ini adalah hidrasi yang
didapatkan garis hijau menunjukkan cache level 1 dengan ukuran 8ki lo B pada sketsa full satu dengan
ukuran 8 KB hit ratio akan mengalami peningkatan ketika cache level 2-nya berukuran 16 B dan
mengalami stabil di 256 sehingga satu MB untuk kapasitas dari cache level-2 pada cats level 1 berukuran
16 KB hit ratio mengalami peningkatan pada cache level-2 berukuran 32 KB Ia kisarannya adalah dua kali
lipat ukuran cache level-2 nya dibanding dengan cash level 1 saja untuk telepon satu dengan ukuran
yang bervariasi perlu diuji kembali bagaimana hit ratio nya dengan meningkatnya ketersediaan area on-
chip yang tersedia untuk chemori kebanyakan prosesor saat ini itu sudah memindahkan cache level-2 ke
chip atau keping prosesor dan menambahkan cache level 3 awalnya cash level 3 ini juga ditempatkan di
Buster Nal belakangan ini processor sudah memasukkan cache level juga ke chip prosesor atau keping
prosesor ini menandakan bahwa adanya keuntungan peningkatan performa ketika menambahkan cache
level 3 dikeping processor cache memory sendiri ini ada dua jenis untuk saat ini ada cats yang slide atau
dipisahkan antara cats yang digunakan untuk menyimpan instruksi atau perintah dari CPU dan ada yang
digunakan untuk menyimpan data sweet kece seperti ini umumnya digunakan pada cache level 1 pada
prosessor persons saat ini dimana cat yang digunakan untuk instruksi itu terpisah dengan cat yang
digunakan untuk menyimpan data sehingga ketika processor akan mengambil instruksi CPU hanya
berinteraksi dengan cat yang digunakan untuk menyimpan instruksi ia ketika Profesor hendak mencoba
mengambil data processor hanya berinteraksi dengan cache level 1 yang digunakan untuk menyimpan
data mungkin yang kedua adalah jenis-jenise cache atau cat yang terpadu ke jenis ini memiliki hidrat
yang lebih tinggi daripada caps yang terpisah karena cache ini bisa menyeimbangkan pengambilan
menyeimbangkan beban antara maksudnya ketika pola eksekusi ini lebih banyak memanggil atau
mengambil perintah lebih seksi dibanding dengan data maka cat akan cenderung polisi dengan instruksi
begitu juga sebaliknya ketika operasi dari eksekusi ini lebih banyak melibatkan data maka kece ini akan
lebih banyak terisi dengan data penari penggunaan er sini adalah atau satu cats itu biskuit lebih bisa
untuk data dan instruksi atau perintah kemudian terpadu atau penggabungan ini digunakan pada sketsa
di level yang lebih tinggi level 2 dan 3 ini adalah evolusi cache memory pada processor keluaran Intel
dimana pada seri 368 gimana pada seri 386 install belum menyertakan cache on-chip cat sudah
disediakan hanya saja ada di eksternal dari CPU dengan memori yang kecepatannya lebih cepat
dibanding dengan memori utama Kemudian pada seri 486 Intel sudah memasukkan cats di keping
prosesor dengan ukuran 8ki lo B yang kecepatannya sudah menyamai processor kemudian Hai pada seri
486 menambahkan cache level-2 yang posisinya di luar keping prosesor dengan kecepatan memori yang
lebih tinggi atau lebih cepat dibanding dengan memori utama dan di era Pentium Intel sudah
menyertakan dua cats ada keping processor gimana satu digunakan untuk data dan satu digunakan
untuk instruksi atau perintah ini pada Pentium 2 Intel sudah memasukkan cache level-2 pada keping
chip prosesor pada era Pentium 3 Intel sudah menambahkan cats level 3 yang posisinya ada di luar
prosesor kemudian mulai era Pentium 4 Intel sudah memasukkan semua cache level 1 2 dan 3 ke chip
prosesor dengan versi yang lebih bagus dari era Pentium sebelumnya inilah blok diagram indo4d mana
pada prosesor Pentium 4 ini ini jenis awal ya ini terdapat tiga level cache memory cache level 3 ini
berukuran satu MB yang terhubung ke sistem base kemudian ada cache level-2 dengan ukuran 5-12 KB
kemudian ada cats level 1 yang terpisah antara data dan instruksi pada cache level 1 untuk instruksi kita
lihat disini hanya ada satu arah pengiriman instruksi yaitu dari cache memory atau dari sistem base ke
simori kemudian menuju ke CPU atau lalu kemudian untuk CastleVille satu jenis data ini Arahnya ada
dua yaitu baca dan tulis ukuran dari cache level 1 data di Pentium 4 ini adalah 16 KB untuk instruksi ada
12 KB instruksi yang tersimpan di cache level satu ini langsung diterjemahkan oleh KPU untuk
menjalankan instruksi atau perintah perintah yang didapatkan ini organisasi cache pada arm processor
processor sendiri sudah memiliki cache memory beberapa level ini adalah contoh dari 400 yang memiliki
dua level cache memory Mana ada tes level 1 yang terhubung langsung ke angkotnya Kemudian Anda
kasih level 2 yang terhubung ke memori utama I Max sekian materi untuk SM ori kali ini salamualaikum
warahmatullahi wabarakatuh

Anda mungkin juga menyukai