Anda di halaman 1dari 15

LAPORAN

PRAKTIKUM TEKNIK DIGITAL

MODUL 1 …….

Nama : Shidqanoru Limar Hanif

NIM : 40040320650054

PROGRAM STUDI

DIV TEKNOLOGI REKAYASA OTOMASI

SEKOLAH VOKASI

UNIVERSITAS DIPONEGORO

2021
MODUL 1
GERBANG LOGIKA KOMBINASI

A. TUJUAN
1. Mengerti dan memahami kombinasi gerbang-gerbang logika dasar
(AND, OR, NOT, NAND, NOR, XOR, XNOR).
2. Mengerti dan memahami ekspresi-ekspresi bolean.
3. Mengerti dan memahami cara membuat rangkaian gerbang-gerbang
logika dasar (AND, OR, NOT, NAND, NOR, XOR, XNOR).

B. DASAR TEORI

Komputer, kalkulator, dan peralatan digital lain kadang dianggap oleh


orang awam sebagai sesuatu yang ajaib. Sebenarnya, peralatan elektronika
digital sangat logis dalam opersinya. Bentuk dasar blok dari setip
rangkaian digital adalah suatu gerbang logika. Gerbang logika akan kita
gunakan untuk operasi bilangan biner , sehingga timbul istilah gerbang
logika biner. Setiap orang yang bekerja dibidang elektronika digital
memahami dan menggunkan gerbang logika biner setiap hari. Ingat,
gerbang logika merupakan blok bangunan untuk komputer yang paling
rumit sekalipun. Gerbang logika dapat tersusun dari saklar sederhana,
relay, transistor, diode atau IC. Oleh penggunaannya yang sangat luas, dan
harganya yang rendah, IC akan kita gunakan untuk menyusun rangkaian
digital. Jenis atau variasi dari gerbang logika yang tersedia dalam semua
kelompok logika termasuk TTL dan CMOS.
C. ALAT dan BAHAN
1. LC7404,IC7408,IC7432.
2. Papan panel breadboard.
3. Kabel dan capit buaya.
D. LANGKAH KERJA
1. Membuat rangkaian skematik proteus gerbang logika
AND,OR,NOT,NAND,NOR,XOR,XNOR.
2. Tabel kebenaran AND,OR,NOT,NAND,XOR,XNOR
3. Rangkaian real/nyata dari percobaan (Fritzing)
4. Membuat uraian dan kesimpulan dari hasil yang didapatkan dari
masing masing pecobaan

E. HASIL PERCOBAAN
1. AND
a. Gerbang
b. Tabel percobaan gerbang logika AND

c. Rangkaian Nyata

d. Kesimpulan
Dapat disimpulkan bahwa gerbang AND jika input 1 dan 2 diisi 0
akan menghasilkan output 0, diisi 0 dan 1 menghasilkan output 0,
tetapi berbeda jika input 1 dan 2 diisi 1 akan menghasilkan output
1.
2. OR
a. Gerbang
b. Tabel percobaan gerbang logika OR

c. Rangkaian Nyata

d. Kesimpulan
Disimpulkan bahwa gerbang OR jika input 1 dan 2 diisi 0 dan 1
akan menghasilkan output 1, diisi 1 menghasilkan output 1, tetapi
berbeda jika input 1 dan 2 diisi 0 akan menghasilkan output 0.
3. NOT
a. Gerbang

b. Tabel percobaan gerbang logika NOT

c. Rangkaian Nyata

d. Kesimpulan
Dapat disimpulkan bahwa gerbang NOT jika input 1 diisi 0 akan
menghasilkan output 1, diisi 1 menghasilkan output 0.
4. NAND
a. Gerbang
b. Tabel percobaan gerbang logika NAND

c. Rangkaian Nyata

d. Kesimpulan
Disimpulkan bahwa gerbang NAND jika input 1 dan 2 diisi 0 akan
menghasilkan output 1, diisi 0 dan 1 menghasilkan output 1, tetapi
berbeda jika input 1 dan 2 diisi 1 akan menghasilkan output 0.

5. NOR
a. Gerbang

b. Tabel percobaan gerbang logika NOR

c. Rangkaian Nyata
d. Kesimpulan
Disimpulkan bahwa gerbang NOR jika input 1 dan 2 diisi 0 dan 1
akan menghasilkan output 0, diisi 0 dan 1 menghasilkan output 0,
tetapi berbeda jika input 1 dan 2 diisi 0 akan menghasilkan output
1.

6. XOR
a. Gerbang
b. Tabel percobaan gerbang logika XOR
c. Rangkaian Nyata

d. Kesimpulan
Disimpulkan bahwa gerbang XOR jika input 1 dan 2 diisi 0;0 dan
1;1 akan menghasilkan output 0, diisi 0 dan 1 menghasilkan output
1.
7. XNOR
a.Gerbang
b. Tabel percobaan gerbang logika XNOR

c. Rangkaian Nyata

d. Kesimpulan
Disimpulkan bahwa gerbang XNOR jika input 1 dan 2 diisi 0;0 dan
1;1 akan menghasilkan output 1, diisi 0 dan 1 menghasilkan output
0.

Anda mungkin juga menyukai