Anda di halaman 1dari 17

LAPORAN HASIL PRAKTIKUM

SISTEM DIGITAL

NAMA : VAN EGA IVANNOYA


NIM : 223030503184
KELAS : J
MODUL : Modul III (PENJUMLAHAN BINER)

PROGRAM STUDI TEKNIK INFORMATIKA


FAKULTAS TEKNIK
UNIVERSITAS PALANGKA RAYA
2022
LAPORAN HASIL PRAKTIKUM
SISTEM DIGITAL

NAMA : VAN EGA IVANNOYA


NIM : 223030503184
KELAS : J
MODUL : Modul III (PENJUMLAHAN BINER)

KOMPOSISI MAX NILAI


BAB I Tujuan dan Landasan Teori 10
BAB II Pembahasan 60
BAB III Kesimpulan 20
BAB IV Daftar Pustaka 5
BAB V Lampiran 5
Jumlah 100

Penilai Asisten Praktikum

Richo Albert tio


BAB I
TUJUAN DAN LANDASAN TEORI

1. Tujuan
1.1. Mahasiswa dapat memahami cara kerja rangkaian half adder dan full
adder.
1.2. Mahasiswa dapat menggunakan rangkaian full adder untuk operasi
perhitungan jumlah, kurang, kali, bagi.

2. Landasan Teori
2.1. Pengertian Half Adder
Half Adder ialah rangkaian yang memiliki dua inputan, yaitu inputan A
dan inputan B dan dua buah output, yaitu X (Sum) yang dihitung
berdasarkan implementasi gerbang logika XOR dan Y (Carry) yang
dihitung berdasarkan implementasi gerbang logika AND.
Pada Half Adder terdapat sebuah prinsip, yaitu output X (Sum) akan
menyatakan hasil penjumlahan dari input A dan input B, sedangkan output Y
(Carry) menyatakan sisa dari penjumlahan tersebut.

Gambar 1.1 Blok Diagram Half


Adder

Gambar 1.2 Rangkaian Half


Adder
Pada gambar di atas diketahui bahwa inputan A dan inputan B yang masuk
ke gerbang XOR menyatakan operasi penjumlahan dan menghasilkan output X
(Sum). Sedangkan inputan A dan B yang masuk ke gerbang AND akan
menghasilkan output Y (Carry) yang menyatakan sisa penjumlahan.

2.2. Pengertian Full Adder


Full adder adalah kombinasi rangkaian logika yang memiliki fungsi untuk
melakukan operasi penjumlahan biner. Untuk operasi penjumlahan biner 2 bit,
rangkaian ini memerlukan 3 inputan yaitu A, B dan Carry-In dan 2 ouput yaitu
Sum yang menyatakan hasil penjumlahan dan Carry-Out.
Prisip pada Full Adder ialah output X (Sum) menyatakan hasil
penjumlahan inputan A dan B, sedangkan output Carry-Out menyatakan carry
bit dari inputan A, B dan Carry-In.

Gambar 1.3 Blok Diagram Half


Adder

Gambar 1.4 Rangkaian Full Adder

Pada gambar di atas, inputan A dan B yang masuk ke gerbang XOR


menyatakan operasi penjumalahan yang menghasilkan X (Sum) sedangkan
inputan A, B da Carry-In yang masuk ke gerbang OR menyatakan hasil Carry
Out.
BAB II
PEMBAHASAN

Pada pembahasan praktikum sistem digital Ketiga ini kita akan membahas
tentang tugas-tugas PENJUMLAHAN BINER.

1. Percobaan Half Adder


Tugas pertama dalam latihan ini adalah Merangkai Rangkaian Half Adder Pada
Basic Trainer Kit sesuai Dengan Gambar Berikut.

Gambar 2.1 Contoh Rangkaian


Half Adder

Tugas kedua adalah Mengisi data pada tabel percobaan berikut.


Tabel 2.1 Tabel Hasil Percobaan
Masukan Keluaran
A B X Y
0 0
0 1
1 0
0 0

Tugas ketiga Buatlah kesimpulan dari data hasil percobaan yang dilakukan
1) Tugas Pertama (Half Adder)

Gambar 2.2 Hasil Rangkaian Half


Adder

2) Tugas Kedua (Half Adder)


Tabel 2.1 Tabel Hasil Percobaan

Masukan Keluaran
A B X Y
0 0 0 0
0 1 1 0
1 0 1 0
0 0 0 1

3) Tugas Ketiga (Half Adder)


Kesimpulan

Sebagai rangkaian pejumlahan bilangan biner yang paling sederhana,


rangkaian ini hanya bisa digunakan untuk melakukan operasi penjumlahan
dua bilangan biner 1 bit. Terdapat dua terminal input untuk dua variabel
bilangan biner dan dua terminal output, yaitu summary out (sum) dan carry
out (carry).
2. Percobaan Full Adder
Tugas pertama dalam latihan ini adalah Merangkai Rangkaian Full Adder Pada
Basic Trainer Kit sesuai Dengan Gambar Berikut

Gambar 2.3 Contoh Rangkaian Full


Adder

Tugas kedua adalah Mengisi data pada tabel percobaan berikut.


Tabel 2.2 Tabel Hasil Percobaan
Masukan Keluaran
A B C in X Y
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Tugas ketiga Buatlah kesimpulan dari data hasil percobaan yang dilakukan
1) Tugas Pertama (Full Adder)

Gambar 2.4 Hasil Rangkaian Full


Adder

2) Tugas Kedua (Full Adder)


Tabel 2.2 Tabel Hasil Percobaan

Masukan Keluaran
A B C in X Y
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1

3) Tugas Ketiga (Full Adder)


Kesimpulan
Jika ketiga inputan diberi nilai 0 maka kedua output yang dihasilkan
akan bernilai 0 juga. Ketika salah satu inputan diberi nilai 1 maka
output yang dihasilkan oleh X (Sum) akan bernilai 1 sedangkan Y
(Carry-Out) akan bernilai 0. Jika dua inputan diberi nilai 1 dan satu
inputan lainnya diberi nilai 0 maka output yang dihasilkan ialah X
bernilai 0 dan Y bernilai 1. Sedangkan jika ketiga inputan diberi nilai 1
maka kedua output yang dihasilkan akan bernilai 1 juga.
3. Percobaan Penjumlahan Biner 4-Bit
Tugas pertama dalam latihan ini adalah Merangkai Rangkaian Penjumlahan
Biner 4-Bit Pada Basic Trainer Kit sesuai Dengan Gambar Berikut.

Gambar 2.5 Contoh Rangkaian


Penjumlahan Biner 4-bit

Tugas kedua adalah Mengisi data pada tabel percobaan berikut.


Tabel 2.3 Tabel Hasil Percobaan
Masukan Keluaran
C_IN A4 A3 A2 A1 B4 B3 B2 B1 C_OUT S4 S3 S2 S1
0 0 0 0 1 0 0 0 0
0 0 0 0 0 0 0 0 1
0 0 0 1 0 0 0 1 0
0 0 1 0 0 0 1 0 0
0 1 0 0 0 1 0 0 0
1 0 0 0 1 0 0 0 0
1 0 0 0 0 0 0 0 1
1 0 0 1 0 0 0 1 0
1 0 1 0 0 0 1 0 0
1 1 0 0 0 1 0 0 0
0 1 1 1 1 0 0 0 1
1 1 1 1 1 0 0 0 1
0 1 1 0 0 0 1 1 1
0 1 0 0 0 1 1 0 0

Tugas ketiga Buatlah kesimpulan dari data hasil percobaan yang dilakukan
1) Tugas Pertama (Penjumlahan Biner 4-Bit)

Gambar 2.6 Hasil Rangkaian


Penjumlahan Biner 4-bit
2) Tugas Kedua (Penjumlahan Biner 4-Bit)
Tabel 2.3 Tabel Hasil Percobaan

Masukan Keluaran
C_IN A4 A3 A2 A1 B4 B3 B2 B1 C_OUT S4 S3 S2 S1
0 0 0 0 1 0 0 0 0 0 0 0 0 1
0 0 0 0 0 0 0 0 1 0 0 0 0 1
0 0 0 1 0 0 0 1 0 0 0 1 0 0
0 0 1 0 0 0 1 0 0 0 1 0 0 0
0 1 0 0 0 1 0 0 0 1 0 0 0 0
1 0 0 0 1 0 0 0 0 0 0 0 1 0
1 0 0 0 0 0 0 0 1 0 0 0 1 0
1 0 0 1 0 0 0 1 0 0 0 1 0 1
1 0 1 0 0 0 1 0 0 0 1 0 0 1
1 1 0 0 0 1 0 0 0 1 0 0 0 1
0 1 1 1 1 0 0 0 1 1 0 0 0 0
1 1 1 1 1 0 0 0 1 1 0 0 0 1
0 1 1 0 0 0 1 1 1 1 0 0 1 1
0 1 0 0 0 1 1 0 0 1 0 1 0 0

3) Tugas Ketiga (Penjumlahan Biner 4-Bit)


Kesimpulan
a) Jika A1 diberi nilai 1 maka output yang dihasilkan adalah 1 juga dan
akan terletak di S1
b) Jika A4 atau B4 diberi nilai 1 maka output yang dihasilkan adalah 1
dan terletak di S3
c) Jika salah satu dari B2 atau B3 diberi nilai 1 maka output yang
dihasilkan adalah 1 juga dan akan terletak di S2.
d) Jika B1 atau C_IN diberi nilai 1 maka output yang dihasilkan adalah
1 juga dan terletak di S1.
e) Jika dua inputan, yaitu A2, B2 dan A3, B3 diberi nilai maka output
yang dihasilkan akan bernilai sama, yaitu 1 di S3 dan 1 di S4.
f) Jika tiga inputan, yaitu C_IN, A2, B2 diberi nilai 1 maka output yang
dihasilkan akan bernilai sama. Yaitu 1 di di S3.
BAB III
KESIMPULAN

Kesimpulan dari praktikum diatas yaitu sebagai berikut :


❖ Half adder adalah rangkaian yang memiliki dua input, input A dan input B, dan
akan menghasilkan dua output, X(Sum), yang dihitung berdasarkan
implementasi gerbang logika XOR, dan Y(Carry) adalah Implementasi
berdasarkan gerbang logika AND. Jika tiga input memiliki nilai 0, dua output
yang dihasilkan juga akan memiliki nilai 0. Ketika salah satu input memiliki
nilai 1, X (Sum) menghasilkan nilai output 1, dan Y (Carry-Out) memiliki nilai
0. Jika dua input memiliki nilai 1 dan input lainnya memiliki nilai 0, output
yang dihasilkan adalah nilai X 0 dan nilai Y 1. Pada saat yang sama, jika tiga
input diberi nilai 1, dua output yang dihasilkan juga diberi nilai 1.
❖ Full adder adalah kombinasi dari 3 rangkaian logika input, A, B, dan Carry,
dan juga akan menghasilkan 2 output, Sum mewakili jumlah dan carry.
DAFTAR PUSTAKA

smktarunabangsa : Penjumlahan dan Pengurangan Bilangan Biner.


(2020, Oktober 02). smktarunabangsa.sch.id
https://www.smktarunabangsa.sch.id/artikel/detail/penjumlahan-
dan-pengurangan-bilangan-biner

YukSinau : Operasi Aritmatika bilangan Biner. (2022, September 20)


yuksinau.id
https://www.yuksinau.id/operasi-aritmatika/

Gramedia : Gerbang Logika: Pengertian, Jenis, Fungsi, dan Simbol


(2019, Januari 12 ) Gramedia.com
https://www.gramedia.com/literasi/gerbang-logika/

Rumus Pintar : Bilangan Biner: Pengertian, Konversi, Penjumlahan,


Soal (2022, Agustus 29) rumuspintar.com
https://rumuspintar.com/bilangan-biner/
LAMPIRAN

Gambar 1.1 Blok Diagram Half


Adder

Gambar 1.2 Rangkaian Half


Adder

Gambar 1.3 Blok Diagram Half


Adder

Gambar 1.4 Rangkaian Full Adder


Gambar 2.1 Contoh Rangkaian
Half Adder

Gambar 2.2 Hasil Rangkaian Half


Adder

Gambar 2.3 Contoh Rangkaian Full


Adder
Gambar 2.4 Hasil Rangkaian Full
Adder

Gambar 2.5 Contoh Rangkaian


Penjumlahan Biner 4-bit
Gambar 2.6 Hasil Rangkaian Penjumlahan Biner 4-bit

Anda mungkin juga menyukai