Anda di halaman 1dari 9

RS FLIP – FLOP

Jumat, 19 Februari 2021 (5 – 8 / 13.10 – 16.40 WIB)


RS Flip – Flop
S-R adalah singkatan dari “Set” dan “Reset”
RS Flip-flop merupakan rangkaian flip-flop yang paling
sederhana (dasar dari Flip-flop jenis lain) untuk
membangkitkan sebuah variabel beserta komplemennya
dan biasanya disebut bistabil atau one bit memory
karena hanya dapat mengerjakan 1 bit bilangan biner
S-R Flip-flop ini terdiri dari dua masukan (Input) yaitu “S”
yang dipakai untuk menyetel (membuat keluaran flip-flop
berkeadaan 1) dan “R” yang dipakai untuk me-reset
(membuat keluaran berkeadaan 0), juga terdapat dua
Keluaran (Output) yaitu Q dan Q’ dimana salah satu
keluarannya berfungsi sebagai komplemen
 Rangkaian S-R Flip-flop ini umumnya terbuat dari 2
gerbang logika NOR ataupun 2 gerbang logika
NAND
 Ada juga S-R Flip-flop yang terbuat dari gabungan 2
gerbang Logika NOR dan NAND.
 Berikut ini adalah diagram logika
 NOR Gate S-R Flip-flop
 NAND Gate S-R Flip-Flop
 Clocked S-R Flip-flop (gabungan gerbang logika
NOR dan NAND)
Konsep RS Flip-Flop
 R dan S keduanya rendah berarti keluaran Q tetap berada pada
keadaan terakhirnya secara tak terbatas akibat adanya aksi
penggrendelan internal (latched) atau tertahan pada keadaan
terakhirnya
 Masukan S yang tinggi mengeset keluaran Q ke 1, kecuali jika
keluaran ini memang telah berada pada keadaan tinggi. Dalam hal
ini keluaran tidak berubah, walaupun masukan S kembali ke
keadaan rendah
 Masukan R yang tinggi mereset keluaran Q ke 0, kecuali jika keluaran
ini memang telah rendah. Keluaran Q selanjutnya tetap pada
keadaan rendah, walaupun masukan R kembali ke keadaan rendah
 Memberikan R dan S keduanya tinggi pada saat yang sama adalah
terlarang karena merupakan pertentangan (Kondisi ini
mengakibatkan masalah pacu, yang akan dibahas kemudian)
Tabel Input Output RS Flip-Flop

Anda mungkin juga menyukai