Anda di halaman 1dari 8

KUALITAS DAYA LISTRIK

KUALITAS DAYA TERPADU TERHUBUNG HIBRID


KONDISIONER MENGINTEGRASIKAN GENERASI
TERDISTRIBUSI
DENGAN KAPASITAS DAYA YANG BERKURANG
DAN DITINGKATKAN
EFISIENSI KONVERSI

ANDRA CHAIDIR
5160711013
DENGAN KONFIGURASI TERHUBUNG HYBRID, HV
DIRANCANG UNTUK MEMASTIKAN KEMAMPUAN
KONVERSI TEGANGAN DC-AC, SEDANGKAN LV, I. ,
TEGANGAN DG, BISA RELATIF RENDAH DAN BERVARIASI
DALAM JANGKAUAN YANG LUAS. HASIL EKSPERIMEN
DENGAN PROTOTIPE 3-KVA DISEDIAKAN UNTUK
MEMVERIFIKASI KELAYAKAN DAN KEEFEKTIFAN HCUPQC-
DG YANG DIUSULKAN.

UPQC-DG TERHUBUNG HIBRIDA. TEGANGAN RENDAH DAN


TEGANGAN TINGGI. NILAI VGX , VLX RMS DARI JARINGAN
AC DAN VOLTASE BEBAN. TEGANGAN JARINGAN AKTUAL
DALAM BINGKAI DQ.
VSX , VSAB KELUARAN FASA AC DAN TEGANGAN
SALURAN DARI KONVERTER SERI.

PS , PP

PENGGUNAAN PRIBADI DIPERBOLEHKAN, TETAPI


REPUBLIKASI/REDISTRIBUSI MEMERLUKAN IZIN IEEE.

PS_L , PS_H
DAYA AKTIF MENGALIR MELALUI KONVERTER DC-
DC. MENGURANGI DAYA AKTIF YANG MENGALIR MELALUI
KONVERTER DC-DC. – , DI TAUTAN DC UPQC. APA YANG
DISEBUT UPQC-DG MENAMPILKAN BEBERAPA
KEUNGGULAN DIBANDINGKAN UPQC TRADISIONAL,
SEPERTI KOMPENSASI GANGGUAN VOLTASE DAN
KEMAMPUAN TRANSFER DAYA AKTIF DARI DG KE BEBAN
ATAU JARINGAN, .
ARSITEKTUR KHAS UPQC-DG YANG ADA DITUNJUKKAN
PADA

DI MANA DG SECARA LANGSUNG ATAU TIDAK LANGSUNG TERHUBUNG KE


TAUTAN DC UPQC. UNTUK UPQC-DG YANG TERHUBUNG LANGSUNG, SUMBER
DG DIHUBUNGKAN LANGSUNG KE TAUTAN DC, YANG MEMASOK DAYA AKTIF
YANG DIBUTUHKAN OLEH BEBAN MELALUI KONVERTER PARALEL DAN JUGA
MENYEDIAKAN DAYA AKTIF YANG DIKONSUMSI OLEH KONVERTER SERI
UNTUK KOMPENSASI TEGANGAN JARINGAN. UPQC. UNTUK MEMENUHI
PERSYARATAN YANG TERHUBUNG KE JARINGAN, TEGANGAN DC-BUS UMUM
RELATIF TINGGI, YANG MENYEBABKAN LEBIH BANYAK MODUL BERJENJANG.

DALAM APLIKASI PRAKTIS, TEGANGAN DG BISA RELATIF RENDAH DAN


BERVARIASI DALAM RENTANG YANG LUAS. DALAM KASUS INI, KONFIGURASI
TIDAK LANGSUNG LEBIH DISUKAI, DI MANA KONVERTER DC-DC FRONT-END
DIGUNAKAN ANTARA DG DAN UPQC UNTUK MENINGKATKAN TEGANGAN DG.
SELAIN ITU, MASALAH KONVERSI DAYA AKTIF BERTINGKAT DAN RATING
DAYA TINGGI DARI KONVERTER DC-DC MASIH BELUM TERPECAHKAN. BARU-
BARU INI, KONSEP PEMROSESAN DAYA PARSIAL DIUSULKAN UNTUK
MENGURANGI TAHAP KONVERSI DAYA DAN PERINGKAT KONVERTER DAYA
– . HINGGA SAAT INI, ARSITEKTUR UPQC-DG YANG ADA HANYA TERDIRI DARI
DUA KONFIGURASI YANG DITUNJUKKAN PADA
GAMBAR 1. DAN TOPOLOGI KONVERTER DAYA YANG DIGUNAKAN JUGA
KONVENSIONAL.
Kapasitas konverter daya berperingkat tinggi dan efisiensi konversi rendah. Untuk
mengatasi masalah ini, kontribusi utama dari artikel ini adalah mengusulkan DG
UPQC yang terhubung secara hybrid. Pada Bagian IV, aliran daya aktif HCUPQC-DG
dianalisis secara detail, dan peringkat daya konverter dc–dc dibahas. Konverter dc-dc
ujungdepan.

Untuk konfigurasi tidak langsung, konverter dc-dc bertanggung jawab untuk


menghubungkan berbagai DG dengan rentang tegangan lebar ke bus dc umum dari
UPQC-DG. Namun, perlu diperhatikan bahwa tidak perlu menggunakan konverter dc-
dc dalam semua kasus, terutama untuk kompensasi tegangan. Misalnya, selama kedip
tegangan dangkal, tegangan dc dari DG mampu menghasilkan tegangan ac yang relatif
kecil, tanpa menggunakan konverter dc-dc. Ini berarti, dalam hal ini, konverter seri
dapat bekerja dengan baik di bawah tegangan dc rendah dengan konfigurasi langsung,
sehingga tahap konversi daya dan rugi-rugi daya dapat dikurangi.
HCUPQC-DG yang diusulkan adalah kombinasi dari UPQC-DG tradisional yang terhubung
langsung dan tidak langsung. Konverter boost digunakan sebagai konverter dc-dc front-
end. Topologi konverter paralel dan seri dapat diturunkan dari konverter tiga tingkat
konvensional. Mengambil konverter tiga tingkat tipe-T sebagai contoh, terlihat dari Gambar. 3
ahwa salah satu kapasitor pembagi tegangan dari konverter tiga-tingkat tipe-T tradisional
dipisahkan untuk berinteraksi dengan port LV dc, dan bus dc asli tetap terhubung dengan port
dc HV.
Menggunakan metode yang sama di sirkuit tiga tingkat yang berbeda, keluarga konverter
paralel dan seri multiport dan yang terkait

Sp_Lx2 dalam solusi tradisional selalu sama dengan VH /2, sedangkan solusi yang diusulkan
ditentukan oleh rentang tegangan VL . Sirkuit ekuivalen konverter paralel multiport terkait
dengan status switching yang berbeda. 5, iLx adalah arus beban, dan ipx adalah arus keluaran
dari konverter paralel. Kontrol sistem dari HCUPQC-DG yang diusulkan.

Kontrol konverter dc-dc front-end. Kontrol konverter paralel multiport. Kontrol konverter seri


multiport. Dikontrol sebagai sumber arus.

Anda mungkin juga menyukai