Oleh :
Danny Kurnianto, ST.,M.Eng
Institut Teknologi Telkom Purwokerto
Rangkaian Clamper adalah suatu rangkaian yang berfungsi untuk menjepit sinyal
masukan ke dalam tingkat tegangan dc yang berbeda.
Sebuah rangkaian clamper terdiri dari kapasitor, dioda dan resistor, juga dapat
ditambahkan dengan sebuah sumber tegangan dc yang independen seperti
ditunjukkan pada gambar dibawah ini.
+V+V+Vo = 0
Vo = -2V
Pada rangkaian open circuit diatas, tegangan Jadi tegangan output saat kondisi dioda OFF
melintas kapasior sebesar V volt yg merupakan sebesar -2 V.
tegangan pengisian saat dioda ON.
Pada kondisi seperti ini, kapasitor berada pada
posisi membuang muatan dengan waktu
pembuangan sebesar 5σ.
Sinyal keluar Vo pada rangkaian clamper ditunjukkan pada gambar dibawah ini.
Jawab:
Karena f = 1000 Hz, maka periode sinyal masukan sebesar 1 ms, jadi interval antar tingkat
pulsa sebesar 0,5 ms.
Waktu pembuangan 5σ = 5.R.C = 50 ms, sehingga dengan waktu pembuangan yang besar
akan memastikan bahwa kapasitor akan menahan tegangan saat periode pembuangan.
Langkah pertama : Tentukan bagian sinyal masuk yang menyebabkan dioda dibias
maju (ON). Dari gambar diatas, pulsa negatif dari sinyal masuk yang dapat
menyebabkan dioda menjadi ON. Seperti pada gambar dibawah ini.
Jadi analisisnya dimulai dari periode t1-t2 saat sinyal negatif dari masukannya.
Langkah kedua : Kapasitor dalam kondisi terisi tegangan sebesar
+20V-Vc+V = 0
Vc = 20V + 5 V
Vc = 25 V.
Pada kondisi dioda ON, tegangan output Vo bernilai 5 Volt, karena terminal
tegangan Vo terhubung pararel dengan terminal baterai.
Langkah ketiga : saat sinyal masuk berada pada pulsa positif , yaitu saat periode t2-
t3. Maka dioda menjadi OFF seperti ditunjukkan pada gambar dibawah ini.
-10V – 25V + Vo = 0
Vo = 35 V
Langkah empat : gambarkan grafik Vo terhadap Vi nya