Anda di halaman 1dari 24

LAPORAN AKHIR PRAKTIKUM

ELEKTRONIKA II

“ RANGKAIAN ARITMATIKA ”

Tanggal Percobaan : Rabu 7 Maret 2018


Tanggal Pengumpulan : Senin 12 Maret 2018
Waktu Percobaan : 13.30 s.d. Selesai

Nama Praktikan : Ni’matulJannah


NIM : 11160163000058
Kelas : Pendidikan Fisika 4B

LABORATORIUM ELEKTRONIKA
PROGRAM STUDI PENDIDIKAN FISIKA
FAKULTAS ILMU TARBIYAH DAN KEGURUAN
UNIVERSITAS ISLAM NEGERI SYARIF HIDAYATULLAH
JAKARTA
2018
RANGKAIAN ARITMATIKA
A. Tujuan Praktikum
1. Mahasiswa dapat memahami rangkaian aritmatika adder dan subtractor.
2. Mahasiswa dapat merangkai rangkaian adder dan subtractor (full) berdasarkan tabel
kebenaran yang diketahui

B. Dasar Teori
Rangkaian Aritmatika adalah rangkaian yang dapat melakukan proses operasi
aritmatika seperti penjumlahan, pengurangan, perkalian, dan pembagian. Pada saat ini
kita menjumlahkan bilangan biner 1 + 1, operasi tersebut tidak bisa dilakukan oleh
gerbang OR karena akan menghasilkan nilai 1. Tapi jika dilakukan pada rangkaian
aritmatika maka akan menghasilkan biner 10 yang berarti 2 dalam desimal.
Aturan Standar dalam Penjumlahan : Carry

§ 0+0=0

§ 0 + 1= 1

§ 1+0=1

§ 1 + 1 = 0 dengan carry 1

Aturan Standar dalam Pengurangan : Borrow

·0–0=0

· 0 – 1 = 1 dengan borrow 1

·1–0=1

·1–1=0

1) Penambahan Paro ( Half Adder )


Penambahan paro adalah penjumlahan dua bilangan biner pada saat yang bersamaan
menggunakan gerbang XOR dan AND. Keluaran gerbang OR-Eklusif (XOR)
merupakan jumlah (SUM) dan keluaran gerbang AND merupakan (carry). Terdapat
empat hal yang berlainan pada setiap rangkaian dua masukan :
a) Bila A = 0 dan B = 0

Jumlah =A+B=0+0=0

Carry =A.B=0.0=0

b) Bila A = 0 dan B = 1

Jumlah =A+B=0+1=1

Carry =A.B=0.1=0

c) Bila A = 1 dan B = 0

Jumlah =A+B=1+0=1

Carry =A.B=1.0=0

d) Bila A = 1 dan B = 1

Jumlah =A+B=1+1=0

Carry =A.B=1.1=1

A B Carry Jumlah

0 0 0 0

0 1 0 1

1 0 0 1

1 1 1 0

Tabel 3.1 Tabel Kebenaran Half Adder

2) Penambahan Penuh ( Full Adder )


Kelemahan yang dimiliki oleh rangkaian penjumlahan tak penuh (Half Adder),
yang hanya dapat melakukan operasi penjumlahan terhadap 2 bilangan biner pada sisi
LSB (Low Significant Byte). Untuk mengatasi hal ini maka perlu membangun
rangkaian penjumlahan yang lebih lengkap (Full Adder).
Rangkaian penambah penuh (Full Adder) adalah penjumlahan untuk tiga inputan
dimana menggukan dua buah rangkaian paro (Half Adder) serta sebuah gerbang OR.

A B C Carry Jumlah
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Tabel 3.2 Tabel Kebenaran untuk Penambah Penuh (Full Adder)

3) Pengurangan Paro ( Half Subtractor )


Pengurangan paro adalah pengembangan diri Half Adder yang dimana salah satu
masukan yang akan dihubungkan dengan gerbang AND di NOT-kan terlebih dahulu.

A B Borrow Selisih
0 0 0 0
0 1 1 1
1 0 0 1
1 1 0 0
Tabel 3.3 Tabel Kebenaran untuk Pengurangan Paro (Half Subtractor)

4) Pengurangan Penuh ( Full Subtractor )


Rangkaian pengurang penuh (Full subtractor) adalah pengurangan untuk tiga
masukan dimana menggunakan dua rangkaian Half Subtractor serta sebuah gerbang
OR.

A B C Borrow Selisih
0 0 0 0 0
0 0 1 1 1
0 1 0 1 1
0 1 1 1 0
1 0 0 0 1
1 0 1 0 0
1 1 0 0 0
1 1 1 1 1
Tabel 3.4 Tabel Kebenaran untuk Pengurangan Penuh (Full Subtractor)

C. Alat dan Bahan

#Rangkaian Kecil

No. Alat/Bahan Gambar

Project Board
1.
(1 buah)
Kapasitor 1000 & 2200 mikroFarad
2.
(masing-masing 1 buah)

Transistor 1000 Ohm


3.
(1 buah)

Jumper
4.
(secukupnya)
Capit Buaya
5.
(Secukupnya)

6. LED

Kabel Penghubung
7.
(Secukupnya)
IC 7805
8.
(Secukupnya)

9. IC 7408, IC 7432, IC 7404, IC 7400

Catu Daya
10.
(1 buah)
Multimeter
11.
(1 Buah)

Saklar
12.
(1 Buah)

#Rangkaian Besar

No. Alat/Bahan Gambar

1. Rangka Panel
2. Catu Daya 5V

3. Saklar

IC 7408
4.
(Gerbang AND)
IC 7432
5.
(Gerbang OR)

IC 7404
6.
(Gerbang NOT)

IC 7486
7.
(Gerbang XOR)
Kabel Penghubung
8.
(Secukupnya)

Jumper
9.
(Secukupnya)

D. Langkah Percobaan

#Percobaan I ,

No. Langkah Percobaan Gambar


1. Siapkan alat dan bahan yang diperlukan

Pasang Catu daya dan saklar pada


Rangka Panel, lalu hubungkan Catu
2.
daya 5V dan Saklar menggunakan
jumper.

Pasang IC 7486, IC 7408, IC 7432


pada Rangka Panel. Hubungkan saklar
dengan IC menggunakan jumper.
Buatlah rangkaian Aritmatika Full
3.
Adder sesuai dengan panduan gambar
dari modul, Gunakan kabel
penghubung untuk menghubungkan
antar ICnya.
Lalu lakukanlah klik-an pada saklar
untuk meng-ON atau meng-OFF kan
4. saklar (input) untuk Gerbang Logika
sesuai dengan panduan tabel yang ada
dimodul.

Lihatlah keterangan (berupa mati atau


nyalanya lampu) pada output Gerbang
5.
logika tersebut, lalu catatlah keterangan
tersebut pada laporan sementara.

#Percobaan II

No. Langka Percobaan Gambar

1. Siapkan alat dan bahan yang diperlukan


Pasang Catu daya dan saklar pada
2. Project board, lalu hubungkan Catu
daya dan Saklar menggunakan jumper.

Pasang IC 7486, IC 7408, IC 7432 dan


IC 7404 pada Rangka Panel.
Hubungkan saklar dengan IC
menggunakan jumper. Buatlah
3.
rangkaian Aritmatika Full Subtractor
sesuai dengan panduan gambar dari
modul, Gunakan kabel penghubung
untuk menghubungkan antar ICnya.

Lalu lakukanlah klik-an pada saklar


untuk meng-ON atau meng-OFF kan
4. saklar (input) untuk Gerbang Logika
sesuai dengan panduan tabel yang ada
dimodul.
Lihatlah keterangan (berupa mati atau
nyalanya lampu) pada output Gerbang
5.
logika tersebut, lalu catatlah keterangan
tersebut pada laporan sementara.

Rapihkan kembali alat dan bahan yang


6.
telah digunakan.

E. Data Praktikum
#Percobaan 1 Full Adder

A B C (in) ∑ C (out)

0 0 1 0
1

1 0 1 0
0

0 0 0 0
0

1 0 0 1
1

0 1 0 1
1
1 1 0 1
0

0 1 1 0
0

1 1 1 1
1

#Percobaan 2 Full Subtractor

A B Bo (in) D1 (Selisih) Bo (out)

0 0 0 0
0

1 0 1 1
0

0 0 1 0
1

1 0 0 0
1

1 1 1 1
1

0 1 0 0
1

1 1 0 1
0

0 1 1 1
0

F. Pengolahan Data
#Tabel Kebenaran Percobaan 1 (Full Adder)

A B C (in) Simpan ∑ = (A+B)+Cin

0 0 0 1
1

1 0 0 1
0
0 0 0 0
0

1 0 1 0
1

0 1 1 0
1

1 1 1 0
0

0 1 0 1
0

1 1 1 1
1

#Tabel Kebenaran Percobaan 2

A B Bo (in) Pinjam ∑ = (A-B)-Boin

0 0 0 0
0

1 0 1 1
0

0 0 0 1
1

1 0 0 0
1

1 1 1 1
1

0 1 0 0
1

1 1 1 0
0

0 1 1 1
0

G. Pembahasan
Praktikum yang dilakukan pada pertemuan ketiga kali ini pada Rabu 7 Maret
2018 adalah Praktikum Rangkaian Aritmatika. Sebelum melakukan percobaan, kita
terlebih dahulu harus mengetahui apa yang dimaksud dengan rangkaian aritmatika dan
juga rangkaian aritmatika jenis apa saja yang akan digunakan pada praktikum ini.
Rangkaian aritmatika adalah suatu rangkaian yang tersusun oleh beberapa
gerbang logika digital yang akan menghasilkan fungsi aritmatika, seperti fungsi
penambahan (Adder) dan fungsi pengurangan (Subtractor).
Dalam praktikum ini praktikan ditantang untuk dapat memahami juga merangkai
rangkaian aritmatika Full Adder dan Full Subtractor. Yang dimana rangkaian Full Adder
tersusun dari gerbang XOR, AND, dan OR, sedangkan rangkaian Subtractor tersusun
dari gerbang XOR, AND, OR, dan NOT. Adder dicirikan dengan nilai simpanannya
(Carry) sedangkan Subtractor dicirikan dengan nilai pinjamannya (Borrow).
Percobaan pertama, sebelum praktikan melakukan percobaan, praktikan membuat
dahulu tabel kebenaran dari percobaan ini. Setelah itu barulah praktikan melakukan
percobaan pada rangkaian Full Adder, hasil yang didapatkan pada percobaan ini adalah
nilai yang dihasilkan oleh uji coba pada rangakaian sama dengan nilai pada tabel
kebenaran.
Percobaan kedua, sama seperti percobaan pertama yaitu praktikan membuat
dahulu tabel kebenaran dari percobaan ini sebelum melakukan uji coba. Setelah itu
barulah praktikan melakukan percobaan pada rangkaian Full Subtractor, hasil yang
didapatkan pada percobaan ini adalah nilai yang dihasilkan oleh uji coba pada rangakaian
sama dengan nilai pada tabel kebenaran.

H. Pertanyaan Pasca
1. Jelaskan konsep yang anda pahami mengenaaiful adder dan full substractor
Jawab :
Full adder merupakan rangkaian yang terdiri dari 2 buah half adder, rangkaian full adder
ini merupakan rangkaian yang berfungsi untuk menjumlahkan 2 buah bilangan biner.
Full substractor merupakan rangkaian yang terdiri dari 2 buah hal substractor ini
merupakan rangkaian yang berfungsi untuk mengurangi sebuah bilangan biner.
2. Dengan menggunakan tabel kebenaran yang telah didapatkan dari percobaan,
Buat K-Map untuk masing-masing rangkaian Aritmatika. Dari K-Map,
dapatkan persamaan sederhananya. Kemudian gambarkan rangkaian nya,
sesuai dengan persamaan yang didapat. Bandingkan hasilnya dengan rangkaian
awal.
Jawab :
a) Percobaan 1
INPUT OUTPUT
A B Cin ∑ Co

0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
Dari tabel kebenaran dapat dituliskan ekspresi logika untuk sum dan carry :
Sum = A’B’Cin+ A’BCin’+ A’BCin’+ ABCin
Carry = A’BCin + AB’Cin + ABCin’+ ABCin
Persamaan diatas disederhanakan menggunakan K-Map.
 K-Map untuk SUM (∑ )

AB
00 01 11 10
C
0 0 1 0 1
1 1 0 1 0
 K-Map untuk Carry Out
AB
00 01 11 10
C
0 0 0 1 0
1 0 1 1 1

Pers Boolean
Sum = A’B’CIN + A’BCIN + AB’CIN’ + ABCIN
= (A’B’ + AB) CIN +(A’B+AB’)CIN
= (A⊕B)⊕CIN
COUT = (A.B)+(A.CIN)+(B.CIN)

b) Percobaan 2
INPUT OUTPUT
A B BORROW IN BORROW SUM
0 0 0 0 0
0 0 1 1 1
0 1 0 1 1
0 1 1 1 0
1 0 0 0 1
1 0 1 0 0
1 1 0 0 0
1 1 1 1 1

Dif = A’B’Br-in + A’B Br-in’ + A B’Br-in’ + A B Br-in


Borrow = A’B’ Br-in + A’ B Br-in’ + A’ B Br-in + A B Br-in

 Karnaugh map untuk Dif


AB
00 01 11 10
Br-in
0 0 1 0 1
1 1 0 1 0

 Karnaugh map untuk Borrow-out


AB
00 01 11 10
C
0 0 1 0 0
1 1 1 1 0

Persamaan logikanya adalah :


Dif = A’B’Br-in + A’B Br-in’ + A B’Br-in’ + A B Br-in
= (A’B’ + AB ) Br-in + (A’B + AB’) Br-in’
Dif = (A B) Br-in

Borrow out = A’. B + B Br-in + A’ Br-in


I. Kesimpulan
Setelah melakukan percobaan, dapat disimpulkan bahwa:
1) Adder dicirikan dengan nilai simpanannya (Carry) sedangkan Subtractor
dicirikan dengan nilai pinjamannya (Borrow).
2) Mahasiswa dapat memahami dan merangkai rangkaian aritmatika dengan baik,
dibuktikan dari tidak adanya kesalahan maupun hambatan yang terjadi pada
praktikum.

J. Daftar Pustaka
Imtad, Roudotul. 2014. Modul 2 Praktikum Rangkaian Digital. Diambil di
http://tulisanroudhotul.blogspot.co.id/2014/03/modul-2-praktikum-rangkaian-
digital.html?m=1 dan diakses pada 12 Maret 2018 pukul 17.55 WIB
K. Lampiran

Anda mungkin juga menyukai