Rangkaian logika kombinasional yang untuk megubah sinyal cacah aktif kedalam sinyal binary
adalah
A.Decoder
B.Encoder
C.Multiplexer
D.Demultiplexer
(JAWABAN=B)
4. Rangkaian Logika kombinasional yang memiliki jumlah keluaran 1 dan sejumlah masukan yang
dapat dipilih adlah
A.Decoder
B.Encoder
C.Multiplexer
D. Adder
(JAWABAN=D)
6. Apabila dirancang sebuadh decoder dengan masukan 5 maka jumlah keluarannya adalah
A.2
B.4
C.8
D.32
(JAWABAN=D)
10. Perbedaan RS flip flop dibandingkan dJK flip flop terletak pada
A.kondisi memori
B.bentuk keluarannya
C.kondisi terlarang
D.kondisi toggle
(JAWABAN=C)
15. Untuk mengatasi keadaan terlarang pada flip flop rs makan dapat menggunakan flip flop
A.jk ff
B.d ff
C.t ff
D.crs ff
(JAWABAN=A)
17. Gerbang logika yang digunakan untuk merangkai D flip flop kecuali
A.not
B.nor
C.and
D.exnor
(JAWABAN=D)
20. kondisi memori untuk rs ff yang dibangun dari pintu nand yaitu
A.s=0 r=0
B.s=1 r=1
C.s=1 r=0
D.s=0 r=1
(JAWABAN=D)
ESSAY
INPUT OUTPUT
X Y0 Y1
0 1 0
1 0 1
1. Tabel kebenaran diatas merupakan table kebenaran dari logika kombinasional ...
(JAWABAN=MULTIPLEXER)
INPUT OUTPUT
10 11 12 13 01 00
1 0 0 0 0 0
0 1 0 0 0 1
0 0 1 0 1 0
0 0 0 1 1 1
2. Tabel kebenaran diatas merupakan table kebenaran dari rangkaian logika kombinasional
(JAWABAN=ENCODER)
X Y Q Q’
0 0 Terlarang Terlarang
0 1 1 0
1 0 0 1
1 1 Memory Memory
3. Pada table diatas, merupakan table kebenaran untuk flip flop jenis ...
(JAWABAN=RS-FF)
X Y Q Q’
0 0 Memory Memory
0 1 1 0
1 0 0 1
1 1 Toggle Toggle
4. Pada table diatas, merupakan table kebenaran untuk flip flop jenis ...
(JAWABAN=JK-FF)
8. Jumlah Flip Flop D yang dibutuhkan untuk merancang register 4 bit jenis PIPO adalah ...
(JAWABAN=2)
9. Pada counter, jenis flip flop yang dapat digunakan adalah ...
(JAWABAN= RS-FF, T-FF, JK-FF, D-FF)
10. Pada dasarnya, register dapat dirancang dari Flip Flop jenis berikut, kecuali ...
(JAWABAN=T-FF)