Anda di halaman 1dari 10

LAPORAN PRAKTIKUM ELEKTRONIKA DIGITAL

PERCOBAAN III “FLIP-FLOP”

DISUSUN OLEH:

KELOMPOK 3

• HAROLD M. LANGBILA (32222027)


• ASWAN (32222034)
• AINUN PUSPITASARI (32222039)

KELAS: 2B TELKOM

PROGRAM STUDI D3 TEKNIK TELEKOMUNIKASI


JURUSAN TEKNIK ELEKTRO
POLITEKNIK NEGERI UJUNG PANDANGMAKASSAR
2023/2024
1. TUJUAN PERCOBAAN

1. Mengamati prinsip kerja Flip-flop

2. Mengamati sifat-sifat flip-flop yang disesuaikan dengan tabel kebenaran

.
2. DAFTAR ALAT/KOMPONEN
Alat/Komponen Jumlah

IC 7474 (D-FF) 2 buah


IC 7476 (JK-FF) 2 buah
Trainer Digital 1 buah
Multimeter 1 buah
Kabel Penghubung Secukpunya

3. DASAR TEORI

Flip-flop adalah suatu rangakaian dua keadaan yang dapat tinggal pada salah
satu di antaranya selama interval waktu tak terbatas. Juga dikenal sebagai
multivibrator bilstabil. Keadaan keluarannya dapat diubah dengan pemicu dari
luar.
3.1 D-Flip Flop
D-FF adalah flip-flop yang hanya menyalurkan input D pada tepi
positif pulsa clock selain itu D-FF juga memiliki masukan preset dan clear,
masukan-masukan ini mengesampingkan masukan yang lain. Apabila
masukan preset menjadi rendah, keluaran Q akan menjadi rendah dan
bertahan pada logika ini tanpa memperdulikan keadaan masukan D dan clock.
Tabel kebenaran D-FF

Tabel 1

D Clock Q Q̄
0 0 1
1 1 0

Tabel 2

Preset Reset Q
0 0 Tak Menentukan
0 1 1
1 0 0
1 1 Tak berpengaruh

3.2 JK Flip Flop


JK-FF adalah flip-flop dengan input J dan K sebagai masukan data
dan input clock sebagai masukan pemicu. Selain itu JK-FF juga memiliki
masukan preset dan clear, masukan-masukan ini mengesampingkan
masukan yang lain. Operasi JK Flip Flop ditunjukkan pada tabel 3.
Tabel 3

J K Clock Q Q̄
0 0 ↓ Tak tentu Tak Tentu
0 1 ↓ 0 1
1 0 ↓ 1 0
1 1 ↓ Toggle Toggle

Tabel 4

Preset Reset Q Q̄
0 0 Tak tentu Tak tentu
0 1 1 1
1 0 0 0
1 1 Tak berpengaruh Tak berpengaruh
4. PROSEDUR PRAKTIKUM

1. Buat rangkaian berikut dengan IC 7474 D-FF:

Input Output

D Clock P C Q Q¯

0 0 1 1 0 1

1 0 1 0 0 1

1 1 1 1 1 0

0 1 1 1 1 0

1 1 0 0 1 1

1 0 0 1 1 0

1 1 1 0 0 1

2. Amati indikator LED dan isi pada tabel 5


3. Buat rangkaian berikut dengan IC 7476 JK-FF
Tabel 6

Input Output
J K Clk P C Q Q̄
0 0 0 1 1 1 0
0 0 1 1 1 1 0
0 1 0 1 1 0 1
0 1 1 1 1 0 1
1 0 0 1 1 0 1
1 0 1 1 1 1 0
1 1 0 1 1 1 0
1 1 1 1 1 1 0
1 0 1 1 0 0 1
0 1 1 0 1 1 0
1 0 0 1 0 0 1
1 1 0 0 1 1 0
1 1 1 1 0 0 1

4. Amati induktansi LED dan isi pada tabel 6

ANALISIS
• Pada tabel 5 menggunakan rangkaian dengan IC 7474 D-FF diperoleh data
bahwa jika preset input diaktifkan maka flip-flop akan direset yaitu Q = 0 dan
Q 1. Sedangkan ketika input dear diaktifkan maka flip-flop akan diset yaitu
Q¯ = 1 dan Q = 0. Jika input preset keduanya 0 dan input dear adalah 0 maka
diperoleh status invalid pada output, dimana Q dan Q¯ akan menuju ke status
yang sama
• Pada tabel 6 menggunakan rangkaian dengan IC 7476 JK-FF maka
diperoleh data bahwa terdapat 4 keadaan pada preset dan clear. Keadaan
yang pertama yaitu preset dan clear sama-sama nol, maka pada kondisi
ini keadaan dalam tidak valid. Kondisi yang kedua yaitu preset aktif P =
0 dan C = 1 maka didapatkan Q = 1 dan Q ¯
= 0. Kondisi yang ketiga yaitu clear dalam keadaan aktif P = 1 dan C = 0.
Adapun kondisi terakhir yaitu preset dan clear tidak aktif yaitu P = C = 1 maka
flip-flop akan bekerja secara normal.

5. PERTANYAAN DAN TUGAS


1. Buat laporan hasil praktikum

2. Apa yang dimaksud dengan pulsa clock ?

Pulsa clock adalah pulsa-pulsa periodik yang biasanya berbentuk bujur sangkar
(duty cycle 50%). Pulsa clock ini digunakan pada Flip-Flop untuk mengubah
keadaan-keadaan pada salah satu sisi naik atau sisi turun dari pulsa clock. Dengan
kata lain pulsa clock FF akan mengubah keadaan-keadaan pada transisi clock yang
sesuai dan akan diam/istirahat (rest) antara pulsa-pulsa clock yang berurutan.

3. Apa yang dimaksud dengan input sinkron dan jelaskan prinsip kerjanya?

Input sinkron adalah input yang dipandang sebagai input mengontrol nilai seperti
S, R, J, K dan D yang karena pengaruhnya pada output F disinkronkan pada pulsa
clock input
Prinsip kerja :
✓ Prinsip kerja untuk S, R flip-flop adalah dengan mengeset flip-flop berarti
memuat keluaran Q = 1 dan jika mereset flip-flop berarti membuat keluaran
Q = 0 dari kondisi stabil atau tidak berubah..
✓ Prinsip kerja J, K flip-flop saat J dan K keduanya low maka gerbang AND
tidak memberikan tanggapan sehingga output Q tetap bertahan pada keadaan
terakhirnya. Sedangkan saat J low dan k high, maka flip-flop akan direset
hingga diperoleh Q = 0 ( Kecuali jika flip flop sudah dalam keadaan reset
atau Q memang sudah dalam keadaan low.
✓ Prinsip kerja D flip-flop adalah apabila input clock berlogika 1 maka input
pada jalur data akan diteruskan ke rangkaian S, R flip-flop. Yang dimana
pada saat input jalur data high maka kondisi tersebut adalah set Q menjadi
high dan saat jalur data diberikan input low maka kondisi yang terjadi adalah
reset Q menjadi low sedangkan pada input berubah.
4. Gambarkan output dari deretan pulsa input berikut (D-FF), preset dan reset
tidak diaktifkan
5. Gambarkan output dari deretan pulsa JK-FF, preset dan reset tidak
diaktifkan.
6. KESIMPULAN
• Flip-flop adalah suatu rangkaian elektronika yang memiliki dua kondisi stabil
dan dapat digunakan untuk menyimpan informasi.
• Flip Flop merupakan pengaplikasian gerbang logika yang bersifat Multivibrator
Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan keluaran
pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi
tingkat tegangan keluarannya saat dipicu (trigger).
• Flip-flop juga dapat digunakan sebagai penghitung detak dan sebagai
penyinkronsasian input sinyal waktu variabel untuk beberapa sinyal waktu
referensi, yaitu JK Flip-Flop (Master Slave JK Flip-Flop), RS Flip-Flop, D Flip-
Flop, CRS Flip-Flop, dan T Flip-Flop.

Anda mungkin juga menyukai