Anda di halaman 1dari 3

PERCOBAAN 14 ASYNCHRONOUS COUNTER

1. Tujuan :
Mengetahui cara percancangan dan merealisasikan Asynchronous
counter (counter tidak sinkron )
Dapat merangkai Asynchronous counter dengan menggunakan IC
7476
Membuat rangkaian aplikasi Asynchronous counter
2. Dasar Teori
Counter pada suatu fungsi digital berfungsi untuk mencacah bilangan
secara sekuensial. Selain itu counter dipakai juga untuk membagi
frekuensi pulsa jam yang diberikan pada counter tersebut. Dilihat cara
pemasangan pulsa jamnya Counter terdiri dari : Synchronous Counter dan
Asynchronous Counter.
Asynchronous Counter (counter tidak sinkron)
Pada counter ini pulsa clock diberikan secara seri ,dimana setiap
flip-flop menunggu pulsa dari flip-flop sebelumnya .Dalam perancangan
counter ini digunakan sifat memori toggle yang dimiliki flip-flop. Untuk
mengontrol tiap-tiap flip-flop harus di toggle ditentukan oleh kondisi input
sinkronnya (misal J atau K pada JK FF, atau D pada DFF), setelah syaratnya
dipenuhi flip-flop harus dipacu oleh pulsa clock. Dalam perancagan
counter , langkah pertama ditentukan spesifikasi counter yang akan
dirancang , seperti modulus , jenis counter, flip-flop yang akan digunakan,
Gambar 2.1 menunjukan hasil rancangan Asynchronous counter modulus
4.

QB
J

QA
J

Clock
QB

Clock
QA

Gambar 2.1. Rangkaian asynchronous counter modulus 4

Cloc

3. ALAT-ALAT YANG DIPERGUNAKAN


NO
Alat alat dan komponen
.
1
IC 7400 (Quad 2 input NAND
Gate)
IC 7408 (Quad 2 input AND
Gate)
IC 7476 (DUAL JK FF)
2
Power Supply
3
Function Generator
4
Logic Probe
5
Protoboard
6
Resistor 220 ohm
7
LED
8
Kabel banana to banana
9
Kabel kabel penghubung

Jumlah
1
1
2

1
1
1
1
3
3
4
Secukup
nya

1 1CLK 1K 16
2 ~1PR
1Q 15
3 ~1CLR ~1Q 14
13
4 1J
GND
5
12
2K 11
6 VCC
2Q 10
7 2CLK
8 ~2PR ~2Q 9
~2CLR 2J

4. LANGKAH-LANGKAH PERCOBAAN
Langkah-langkah dalam melakukan percobaan adalah sebagai berikut :
1. Perhatikan kaki IC 7476 pada gambar 4.1. lengkapi tabel 6.1.

2. Buat rangkaian asynchronous counter modulus 8 seperti gambar 4.2.


VCC

VCC

~1PR

14

~1PR
1J

1CLK

1K

16

1Q

~1Q

15

14

~1PR
1J

1CLK

1K

16

1Q

~1Q

15

14

K A

K A

1J

1CLK

1K

16

1Q

~1Q
~1CLR

K A

2 1

~1CLR

2 1

~1CLR
3

2 1

15

VCC

Gambar 4.2. Rangkaian asynchronous counter modulus 8

3. Hubungkan input clock 1 ke functuuin generator, amati keluaran setiap


JK-FF catat hasilnya pada tabel 6.2.
4. Buatlah rangkaian self stoping counter pada angka 6 seperti Gambar
4.3, kemudian berikan catu daya 5 Vdc, amati keluaran setia JK-FF,
Catat hasilnya pada tabel 6.3.
VCC

VCC

~1PR
15

14

1Q

1CLK

1K

16

~1Q
~1CLR

~1PR
1J

VCC

15

14

1Q

~1PR
1J

1CLK

1K

16

~1Q

15

14

~1CLR

1Q

1J
1CLK

1K

16

~1Q
~1CLR

3
A
B

Gambar 4.3. Rangkaian self stoping counter pada angka 6.


5. Rancanglah counter modulus 6, berikan catu daya 5 Vdc, amati
keluaran setiap JK-FF catat hasilnya pada tabel 6.4.

Anda mungkin juga menyukai