Anda di halaman 1dari 12

LAPORAN PRAKTIKUM SISTEM DIGITAL

Jobsheet 8

FLIP FLOP

DOSEN PENGAMPU:
SARTIKA ANORI S. Pd., M. Pd.

OLEH:
Muftia Maulani Nabila
22076046

PROGRAM STUDI PENDIDIKAN TEKNIK INFORMATIKA & KOMPUTER


DEPARTEMEN TEKNIK ELEKTRONIKA
FAKULTAS TEKNIK
UNIVERSITAS NEGERI PADANG
2022
FLIP FLOP

1. KOMPETENSI DASAR

Mahasiswa dapat

 Mengenal berbagai macam rangkaian flip-flop.

 Merangkai berbagai macam rangkaian flip-flop dalam bentuk IC.

2. TEORI

  Flip-flop adalah suatu rangkaian elektronika yang memiliki dua kondisi stabil dan dapat
digunakan untuk menyimpan informasi. Flip Flop merupakan pengaplikasian gerbang logika yang
bersifat Multivibrator Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan
keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat
tegangan keluarannya saat dipicu (trigger).  Flip-flop mempunyai dua Output (Keluaran) yang salah
satu outputnya merupakan komplemen Output yang lain.Flip-flop Elektronik yang pertama kali
ditemukan oleh dua orang ahli fisika Inggris William Eccles and F. W. Jordan pada tahun 1918 ini
merupakan dasar dari penyimpan data memory pada komputer maupun Smartphone.  Flip-flop juga
dapat digunakan sebagai penghitung detak dan sebagai penyinkronsasian input sinyal waktu
variabel untuk beberapa sinyal waktu referensi. flipflop dapat dianggap sebagai perangkat memori,
yang dapat menyimpan satu bit binner.

A. flip flop R-S


Flip Flop RS membutuhkan input langsung tetapi tidak ada jam. Itu sangat berguna untuk
menambahkan jam untuk mengontrol secara tepat waktu di mana flip flop mengubah keadaan
outputnya. Dalam flip flop R-S clock, level yang sesuai diterapkan pada inputnya diblokir sampai
penerimaan pulsa dari sumber lain yang disebut clock. Flip flop berubah status hanya ketika pulsa
clock diterapkan tergantung atas masukan Sirkuit ini dibentuk dengan menambahkan dua gerbang
NAND pada input ke flip R-S kegagalan. Selain input Set (S) dan Reset (R), ada input clock juga.

B. Flip flop R-S dengan clear

Dalam SR flip-flop dengan bantuan preset dan clear, ketika daya dinyalakan, keadaan sirkuit terus
berubah, yaitu tidak pasti. Ini mungkin datang ke status Set (Q=1) atau Reset (Q’=0). Dalam
banyak aplikasi, diinginkan untuk awalnya Set atau Reset flip-flop hal ini dilakukan oleh Preset dan
Clear.

C. FLIP FLOP T
Untuk menghindari terjadinya intermediate state (juga dikenal sebagai forbidden state), dalam flip-
flop R-S, kita harus menyediakan hanya satu input ke flipflop yang disebut Trigger input atau
Toggle input (T). kemudian flip-flop bertindak sebagai saklar toggle.
D. Flip-flop J-K
Salah satu flip flop yang paling berguna dan serbaguna adalah JK flip-flop. JK flip-flop dinamai Jack
Kilby, seorang insinyur listrik yang menemukan IC. Fitur flipflop JK adalah:

 Jika input J dan K keduanya pada 1 dan pulsa clock diterapkan, maka output akan berubah
status, terlepas dari kondisi sebelumnya.
 Jika input J dan K keduanya berada pada 0 dan pulsa clock diterapkan, maka akan menjadi
tidak ada perubahan dalam output.
 Tidak ada kondisi tak tentu dalam pengoperasian JK flip flop seperti SR flip flop ) yaitu tidak
memiliki status ambigu.

E. Flip-flop J – K Master–Slave

Sirkuit ini terdiri dari dua FF S-R dalam konfigurasi master-slave. Flip flop pertama beroperasi
sebagai master, sedangkan flip flop kedua berfungsi sebagai slave kepada tuannya. Tabel
kebenarannya sama dengan tabel SR FF yang di-clock. Kedua input S dan R digunakan masing-
masing untuk mengatur dan mereset data. CLK input clock digunakan untuk mengontrol FF master
dan slave memastikan hanya satu FF yang beroperasi pada waktu tertentu. Dengan pergi ke
struktur tuan-budak, Kami telah memberikan banyak waktu untuk master FF untuk menanggapi
sinyal input, dan untuk input tersebut sinyal untuk berubah dan menetap mengikuti perubahan
keadaan sebelumnya.

F. Flip-Flop D
Tipe D (Data atau penundaan flip-flop) memiliki input data tunggal di samping inputan clock. Pada
dasarnya flip-flop jenis ini merupakan modifikasi dari flip flop RS yang memiliki clock. Input D
langsung menuju input S dan komplemennya melalui NOT gerbang, diterapkan pada input R. Ada
dua keluaran dan keluaran ini saling melengkapi. D flip-flop akan bekerja tergantung pada sinyal
clock. (sinkron). Saat clock rendah, tidak akan ada perubahan pada output flip-flop yaitu
mengingat keadaan sebelumnya.

3. ALAT DAN BAHAN


 Digital trainer set atau Digital Work.
 IC 7400 (Nand),
 7402 (Nor),
 7408 (And),
 7432 (Or),
 7486 (Xor),
 7404 (Not),
 7474 (flipflop D),
 7473 (flip-flop JK),
 7472 (flip-flop JK Master-Slave with preset and clear).

4. PROSEDUR LANGKAH KERJA

a. Flip flop R-S


1. Rangkailah gerbang logika flip-flop R – S berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.
3. Sambungkan terminal supply dengan +5 Volt dan ground.
4. Amati dan catat output terhadap kombinasi keadaan input.

b. Flip flop R-S dengan preset dan clear


1. Rangkailah gerbang logika flip-flop R – S dengan preset dan clear berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

3. Sambungkan terminal supply dengan +5 Volt dan ground.

4. Amati dan catat output terhadap kombinasi keadaan input.

c. Flip flop J-K


1. Rangkailah gerbang logika flip-flop J – K berikut ini :
2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

3. Sambungkan terminal supply dengan +5 Volt dan ground.

4. Amati dan catat output terhadap kombinasi keadaan input.

5. Rangkailah flip-flop J – K dengan menggunakan IC 7473.

6. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

7. Sambungkan terminal supply dengan +5 Volt dan ground.

8. Amati dan catat output terhadap kombinasi keadaan input.

d. Flip flop T
1. Rangkailah gerbang logika flip-flop T berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

3. Sambungkan terminal supply dengan +5 Volt dan ground.

4. Amati dan catat output terhadap kombinasi keadaan input.

e. Flip flop J-K master-slave


1. Rangkailah gerbang logika flip-flop J – K master – slave berikut ini :
2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

3. Sambungkan terminal supply dengan +5 Volt dan ground.

4. Amati dan catat output terhadap kombinasi keadaan input.

5. Rangkailah flip-flop J – K master – slave dengan preset dan clear dengan menggunakan IC 7472.

6. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

7. Sambungkan terminal supply dengan +5 Volt dan ground.

8. Amati dan catat output terhadap kombinasi keadaan input.

f. Flip flop D
1. Rangkailah gerbang logika flip-flop D berikut ini :

2. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

3. Sambungkan terminal supply dengan +5 Volt dan ground.

4. Amati dan catat output terhadap kombinasi keadaan input.

5. Rangkailah flip-flop D dengan menggunakan IC 7474.

6. Sambungkan terminal input dengan switch input dan terminal output dengan lampu LED.

7. Sambungkan terminal supply dengan +5 Volt dan ground.

8. Amati dan catat output terhadap kombinasi keadaan input.

5. TUGAS
1) Buatlah tabel kebenaran berbagai macam rangkaian gerbang logika flip-flop yang dirangkai dari
gerbang logika dasar dan dalam bentuk IC!
2) Buatlah laporan pambahasan dan kesimpulan hasil percobaan ini !

6. HASIL PERCOBAAN

a. Flip flop R-S

TABEL KEBENARAN R-S:

Clock R S Q
↓ or 0 or 1 X X Last state
↑ 0 0 Last state
↑ 0 1 1
↑ 1 0 0

↑ 1 1 Not
applied (?)

b. Flip flop R – S dengan preset dan clear.


TABEL KEBENARAN R – S dengan preset dan clear

Input Output Comments

Preset Clear Clock S R Q Q’

0 1 NA NA NA 1 0 Set
1 0 NA NA NA 0 1 Reset

1 1 0 NA NA Q(n) Q’(n) No Change


1 1 1 0 0 Q(n) Q’(n) No Change
1 1 1 1 0 1 0 Set
1 1 1 0 1 0 1 Reset

c. Flip flop J-K


TABEL KEBENRAN FLIP FLOP J-K

Same Input Output Description


as for Clock J K Q Q’
the SR X 0 0 1 0 Memory
X 0 0 0 1 no change
Latch
↓ 0 1 1 0 Reset Q>>
X 0 1 0 1 0
↓ 1 0 0 1 Set Q>> 1
X 1 0 1 0
Toggle ↓ 1 1 0 1 Toggle
Action ↓ 1 1 1 0

d. Flip flop T
TABEL KEBENARAN FLIP FLOP T

Next
Q Q’
T Clock
0 0 0 1
0 1 1 0
1 0 1 0

1 1 1 1

e. Flip-flop J – K master–slave.
TABEL KEBENARAN Flip-flop J – K master–slave.:

Trigger Inputs Output Inference

Present Intermediate Next


state state
Clock J K Q Q’ M1 M2 Q Q’
↑ 0 0 0 1 Latched 0 1 No
↓ 1 0 Latched 1 0 change
↓ 0 1 0 1 Latched 0 1 Reset

↑ 1 0 0 1 Latched
↑ 1 0 0 1 1 0 Latchted Set
↓ 0 1 Latched 1 0
↑ 1 1 0 1 1 0 Latched Toggles
↓ 0 1 Latched 0 1

f. Flip flop D
TABEL KEBENARAN FLIP FLOP D

5. KESIMPULAN

Flip-flop adalah unit memori dasar yang dapat menyimpan 1-bit informasi digital. Flip-flop
adalah sirkuit elektronik bistable yaitu, memiliki dua keadaan stabil: tinggi atau rendah. Flip-flop
adalah elemen bistable, outputnya tetap berada di salah satu status stabil sampai pemicu
diterapkan. Oleh karena ia mempertahankan output lama setelah input diterapkan (kecuali ada
sesuatu yang dilakukan untuk mengubahnya), flipflop dapat dianggap sebagai perangkat memori,
yang dapat menyimpan satu bit binner.

Anda mungkin juga menyukai