Tujuan dari simulasi ini adalah untuk menunjukkan karakteristik dan operasi dari Osilator
Hartley. Osilator Hartley ditandai dengan pembagi tegangan induktif terdiri dari L1 dan L2,
umpan balik tegangan ini digunakan untuk mempertahankan osilasi. Sirkuit resonansi paralel LC
bertanggung jawab untuk osilator frekuensi.
Seperti osilator LC lainnya, kriteria Barkhausen harus dipenuhi agar osilasi berlangsung.
Khususnya gain dari input ke output harus menjadi satu dan fase sekitar loop harus nol. Dalam
desain pada Gambar 2-1, BJT harus memiliki gain tegangan lebih besar dari rasio L1 / L2 untuk
mempertahankan osilasi. Dengan kata lain, gain dari BJT harus mengatasi redaman yang
diciptakan oleh bagian umpan balik:
Komponen
DC 12 V
Transistor: Ideal BJT
Resistor: 500 Ω, 10 kΩ
Induktor: 0,5 mH, 2,5 mH
Capacitor: 1 uF
Alat Ukur
Osiloskop
Spektrum Analyzer
Rumus
Frekuensi Osilasi
Penguatan
Total Induktansi
Prosedur
Gambar 2.1
Desain ulang rangkaian pada gambar 2.1 untuk menurunkan penguatan pada 10. gain yang lebih
rendah ini akan mengakibatkan osilator lebih mudah diprediksi. Ganti nilai komponen yang ada
pada simulasi dengan klik dua kali pada komponen. Jalankan simulasi dan Bandingkan Data
output dengan nilai-nilai teoritis diharapkan.
(sumber: Understanding RF Circuits with Multisim)