Anda di halaman 1dari 5

Hasil Kerja Ujian Akhir Semester

Semester Ganjil 2020/2021

Nama : Nicko Nopriansyah Pratama Putra


NIM : 503119049
No. HP : 082279970007
Waktu Ujian : 120 Menit
Mata Kuliah : Rangkaian Logika
Nama Dosen : Ganjar Febriyani Pratiwi

TATAP MUKA
Fakultas : ……………….. Kode Mata Kuliah : …………………..

Program Studi : …………………


16 Kode Kelas : ……………………
2. Jelaskan apa yang Anda ketahui tentang rangkaian logika kombinasional ! Serta berikan
contohnya !

Jawab :

Rangkaian kombinasional terdiri dari gerbang logika yang memiliki output yang selalu
tergantung pada kombinasi input yang ada. Rangkaian kombinasional melakukan operasi yang
dapat ditentukan secara logika dengan memakai sebuah fungsi boolean.

Ada beberapa Rangkaian logika kombinasional Seperti Encoder dan Decode

1. Encoder

Enkoder adalah rangkaian logika kombinasional yang berfungsi untuk mengubah atau
mengkodekan suatu sinyal masukan diskrit menjadi keluaran kode biner.

2. Dekoder

Rangkaian Dekoder mempunyai sifat yang berkebalikan dengan Enkoder yaitu merubah
kode biner menjadi sinyal diskrit.

2020 M A TAKULIAH : UNIVERSITAS DIAN NUSANTARA


2 Nama dan NIM : http://www.undira.ac.id
4. Jelaskan apa yang Anda ketahui tentang rangkaian logika sekuensial asinkron !

Jawab :

Sirkuit berurutan asinkron melakukan operasi mereka tanpa bergantung pada sinyal clock tetapi
menggunakan pulsa input dan menghasilkan output. Karena tidak ada ketergantungan pulsa
clock, sirkuit ini dapat beralih ke keadaan berikutnya dengan cepat ketika sinyal input diubah.
Jadi, ada operasi yang lebih cepat dengan rangkaian sekuensial asinkron. Sirkuit sekuensial
asinkron efektif biaya untuk digunakan dalam sistem independen kecil yang hanya memerlukan
beberapa elemen. Komunikasi antara dua elemen, masing- masing memegang jam
independennya sendiri, dan ini akan dicapai oleh sirkuit ini.

6. Pada rangkaian logika sekuensial sinkron dirancang dengan menggunakan diagram FSM,
jelaskan apa yang dimaksud dengan model FSM ! Dan gambarkan mesin Mealy !

Jawab :

Finite State Machine (FSM)adalah sebuah metodologi perancangan sistem kontrol yang
menggambarkan tingkah laku atau prinsip kerja sistem dengan menggunakan tiga hal berikut:
State(Keadaan), Event(kejadian) dan action(aksi). Sebagai sebuah metodologi perancangan
sistem kontrol, penerapan FSM telah banyak diterapkan pada perangkat lunak, khususnya pada
game.

2020 M A TAKULIAH : UNIVERSITAS DIAN NUSANTARA


3 Nama dan NIM : http://www.undira.ac.id
8. Jelaskan apa yang Anda ketahui tentang register !

Jawab :

Register adalah sebagian kecil memori komputer yang dipakai untuk tempat
penampungan data dengan ketentuan bahwa data yang terdapat dalam register dapat diproses
dalam berbagai operasi dengan melihat berapa besar kemampuan menampung register tersebut.

10. Register geser dapat diklasifikasikan dalam beberapa jenis, jelaskan jenis register PISO dan
PIPO !

Jawab :

Paralel Input Serial Output (PISO)

PISO adalah register geser dengan masukan serentak keluaran berurutan.

Cara Kerja:

Mula-mula jalan masuk Data Load = 0, maka semua pintu NAND mengeluarkan 1, sehingga
jalan masuk set dan rerset semuanya 1 berarti bahwa jalan masuk set dan reset tidak
berpengaruh. Jika Data Load = 1, maka semua input paralel akan dilewatkan oleh NAND.
Misal jalan masuk A=1, maka pintu NAND 1 mengeluarkan 0 adapun pintu NAND 2
mengeluarkan 1. Dengan demikian flip-flop diset sehingga menjadi Q=1. Karena flip-flop yang
lainpun dihubungkan dengan cara yang sama, maka mereka juga mengoper informasi pada saat
Data Load diberi logik 1. Setelah informasi berada didalam register, Data Load diberi logik 0.
Informasi akan dapat dikeluarkan dari register dengan cara memasukkan denyut lonceng,
denyut-demi denyut keluar deret/seri. Untuk keperluan ini jalan masuk D dihubungkan kepada
keluaran Q.

Paralel Input Paralel Output (PIPO)

PIPO adalah register geser dengan masukan serentak keluaran serentak.

IC pembentuk : 74LS774, 74LS173.

Gambara rangkaiannya adalah sebagai berikut: (PIPO menggunakan D-FF)

2020 M A TAKULIAH : UNIVERSITAS DIAN NUSANTARA


4 Nama dan NIM : http://www.undira.ac.id
Cara kerja:

Sebelum dimasuki data rangkaian direset dulu agar keluaran Q semuanya 0. Setelah itu data
dimasukkan secara paralel pada input D-FF dan data akan diloloskan keluar secara paralel
setelah flip-flop mendapat pulsa clock dari 0 ke 1.

2020 M A TAKULIAH : UNIVERSITAS DIAN NUSANTARA


5 Nama dan NIM : http://www.undira.ac.id

Anda mungkin juga menyukai